From mboxrd@z Thu Jan 1 00:00:00 1970 Received: from mga03.intel.com (mga03.intel.com [134.134.136.65]) by mx.groups.io with SMTP id smtpd.web10.2827.1571323532676491639 for ; Thu, 17 Oct 2019 07:45:33 -0700 Authentication-Results: mx.groups.io; dkim=missing; spf=pass (domain: intel.com, ip: 134.134.136.65, mailfrom: ashraf.javeed@intel.com) X-Amp-Result: SKIPPED(no attachment in message) X-Amp-File-Uploaded: False Received: from fmsmga008.fm.intel.com ([10.253.24.58]) by orsmga103.jf.intel.com with ESMTP/TLS/DHE-RSA-AES256-GCM-SHA384; 17 Oct 2019 07:45:31 -0700 X-ExtLoop1: 1 X-IronPort-AV: E=Sophos;i="5.67,308,1566889200"; d="scan'208";a="195177633" Received: from fmsmsx104.amr.corp.intel.com ([10.18.124.202]) by fmsmga008.fm.intel.com with ESMTP; 17 Oct 2019 07:45:31 -0700 Received: from fmsmsx161.amr.corp.intel.com (10.18.125.9) by fmsmsx104.amr.corp.intel.com (10.18.124.202) with Microsoft SMTP Server (TLS) id 14.3.439.0; Thu, 17 Oct 2019 07:45:30 -0700 Received: from bgsmsx106.gar.corp.intel.com (10.223.43.196) by FMSMSX161.amr.corp.intel.com (10.18.125.9) with Microsoft SMTP Server (TLS) id 14.3.439.0; Thu, 17 Oct 2019 07:45:29 -0700 Received: from bgsmsx101.gar.corp.intel.com ([169.254.1.199]) by BGSMSX106.gar.corp.intel.com ([169.254.1.191]) with mapi id 14.03.0439.000; Thu, 17 Oct 2019 20:15:26 +0530 From: "Javeed, Ashraf" To: "devel@edk2.groups.io" , "Javeed, Ashraf" , "Ni, Ray" CC: "Wang, Jian J" , "Wu, Hao A" Subject: Re: [edk2-devel] [edk2-staging/UEFI_PCI_ENHANCE-2 PATCH] PciBusDxe: New PCI features Max_Payload_Size, Max_Read_Req_Size Thread-Topic: [edk2-devel] [edk2-staging/UEFI_PCI_ENHANCE-2 PATCH] PciBusDxe: New PCI features Max_Payload_Size, Max_Read_Req_Size Thread-Index: AQHVcho7l4BFAB45b0GVT+j70Hksa6dZkjEAgABqo4CAASu7UIAAKxHwgAAqq2CAABZ3gIAAB5FQgANyPAA= Date: Thu, 17 Oct 2019 14:45:25 +0000 Message-ID: <95C5C2B113DE604FB208120C742E9824579006C8@BGSMSX101.gar.corp.intel.com> References: <20190923142051.10832-1-ashraf.javeed@intel.com> <734D49CCEBEEF84792F5B80ED585239D5C322169@SHSMSX104.ccr.corp.intel.com> <734D49CCEBEEF84792F5B80ED585239D5C322525@SHSMSX104.ccr.corp.intel.com> <95C5C2B113DE604FB208120C742E9824578FF7B4@BGSMSX101.gar.corp.intel.com> <734D49CCEBEEF84792F5B80ED585239D5C32333C@SHSMSX104.ccr.corp.intel.com> <95C5C2B113DE604FB208120C742E9824578FF85C@BGSMSX101.gar.corp.intel.com> <734D49CCEBEEF84792F5B80ED585239D5C323874@SHSMSX104.ccr.corp.intel.com> <15CDCA9B4F890B1A.1108@groups.io> In-Reply-To: <15CDCA9B4F890B1A.1108@groups.io> Accept-Language: en-US X-MS-Has-Attach: X-MS-TNEF-Correlator: x-titus-metadata-40: eyJDYXRlZ29yeUxhYmVscyI6IiIsIk1ldGFkYXRhIjp7Im5zIjoiaHR0cDpcL1wvd3d3LnRpdHVzLmNvbVwvbnNcL0ludGVsMyIsImlkIjoiZWVmZTYzOTQtOTJjYS00YjYyLThlY2UtODhiNDEyNGJhZjg1IiwicHJvcHMiOlt7Im4iOiJDVFBDbGFzc2lmaWNhdGlvbiIsInZhbHMiOlt7InZhbHVlIjoiQ1RQX05UIn1dfV19LCJTdWJqZWN0TGFiZWxzIjpbXSwiVE1DVmVyc2lvbiI6IjE3LjEwLjE4MDQuNDkiLCJUcnVzdGVkTGFiZWxIYXNoIjoiWWxlNHhpbTlpQVpqMVI0Tk02WXRISENzZFhhalhidktXWlwvSjRDcyt0ZkJZT0dpaHcrWmJkM0tvdksrK1kwNXAifQ== x-ctpclassification: CTP_NT dlp-product: dlpe-windows dlp-version: 11.2.0.6 dlp-reaction: no-action x-originating-ip: [10.223.10.10] MIME-Version: 1.0 Return-Path: ashraf.javeed@intel.com Content-Language: en-US Content-Type: text/plain; charset="us-ascii" Content-Transfer-Encoding: quoted-printable Can anyone point me to the documentation on how to use this ECC tool? Thanks Ashraf > -----Original Message----- > From: devel@edk2.groups.io On Behalf Of Javeed, > Ashraf > Sent: Tuesday, October 15, 2019 3:47 PM > To: Ni, Ray ; 'devel@edk2.groups.io' > > Cc: Wang, Jian J ; Wu, Hao A > Subject: Re: [edk2-devel] [edk2-staging/UEFI_PCI_ENHANCE-2 PATCH] > PciBusDxe: New PCI features Max_Payload_Size, Max_Read_Req_Size >=20 >=20 >=20 > > -----Original Message----- > > From: Ni, Ray > > Sent: Tuesday, October 15, 2019 3:19 PM > > To: Javeed, Ashraf ; 'devel@edk2.groups.io' > > > > Cc: Wang, Jian J ; Wu, Hao A > > Subject: RE: [edk2-staging/UEFI_PCI_ENHANCE-2 PATCH] PciBusDxe: New PC= I > > features Max_Payload_Size, Max_Read_Req_Size > > > > > > > > 1. IsPciRootPortEmpty(): can you just check whether PciDevice- > > > >ChildList is > > > > > > empty by using IsListEmpty (&PciDevice->ChildList)? > > > > > OK, will do the additional check. > > > > > > > > Can that be the only check? > > > It cannot be the only check when I am parsing the list as it is goin= g to loop > > > over; or may be where exactly you want to have this check? I underst= and it > > > can be the first check before traversing the list. > > > > My idea is: > > BOOLEAN > > IsPciRootPortEmpty(PciIoDevice) { > > Return IsListEmpty (&PciIoDevice->ChildLIst); > > } > > > OK, got it, will do. Thanks! >=20 > > > > > > > > > > > > > > > > > > 2. Can you point to me which spec requires the MPS to be 128 f= or > > > empty > > > > > root > > > > > > ports? > > > > > Refer the PCI Express Base Specification Revision 5, chapter 7.5= .3.4 > > > > > Implementation Notes section. > > > > Can you please paste the specific wording that supports the logic = to > > > program > > > > MPS to 128B for empty root ports? > > > > Below wording seems to require 128B only for special OSes that don= 't > > > support > > > > PCIE. > > > > " For example, if the operating system environment does not compre= hend > > > PCI > > > > Express, firmware probably should > > > > not program a non-default Max_Payload_Size for a hierarchy that su= pports > > > Hot- > > > > Plug operations" > > > Yes; since the PCI Bus driver does not know what OS it is going to b= oot to, it > > > has to assume for the worst and set it to default, or leave it to de= fault as the > > > HW default is set to 128B. Besides, the Max_Payload_Size is for the = Data > > > Packet size, since the PCI RP is empty there is no point changing t= o any other > > > value as there won't be any PCI transactions. > > > > Agree. > > > > > > > > > > > > > > > > > > > > 3. GetPciRootPortBusAssigned() is dangerous because it assumes= the > > > input > > > > > > PciDevice points to the bridge. > > > > > Good catch! Will make the right change. > > > > > > > > As we discussed over phone, using device path can eliminate the ne= eds of > > > > comparing bus number. Then this function is not needed. > > > Yes, I am looking towards that direction. > > > > Thanks. > > > > > > > > > > > > > > > > > > > > 4. RecordPciRootPortBridges() could be simplified to just coll= ect all > > > > > PciDevice > > > > > > instances who: > > > > > > a. belongs to the linked list of the root bridge > > > > > > b. is a bridge > > > > > I can see if I can optimize further, but do note that I need to = align the PCI > > > > > feature Max_Payload_Size and Max_Read_Request_Size among all the > > > child > > > > > PCI devices of the Root Port (RP) in the Root Complex (RC) and s= ince a > > > single > > > > > RC is known to have multiple RP I need to maintain the list of a= ll the > > > primary > > > > > RP in the Root Bridge handle so that each primary RP can have it= s PCI > > > > > configuration table to track the Max_Payload_Size and > > > > > Max_Read_Request_Size that needs to be assigned to all its child= PCI > > > devices > > > > > in the tree. > > > > > > > > I am not suggesting to stop collecting all root ports. > > > > Can you simplify the logic of RecordPciRootPortBridges() as below? > > > > for each node in PciRootBridge.ChildList: > > > > if (!IsListEmpty (node.ChildList)) { > > > > RootPortList.add (node) > > > OK, will do. > > > > Thanks. > > > > > > > > > > > > > > > > 2. GetPciPlatformProtocol(): better to rename to InitializeP= ciPlatform > > > (). > > > > > To me, the word "Initialize" would mean also installing the PCI = Platform > > > > > Protocol which is not the case with the PCI Bus driver; since it= only > fetches > > > > > the existing protocol already installed by the platform... > > > > I agree with your concern : ) > > > > But "Get" means to return the PciPlatform protocol back through fu= nction > > > return > > > > result. > > > > How about "Locate"? > > > Ok, will use this key word. > > > > Thanks. > > > > > > > > > > > > > > > > > > > > > 3. Why the type cast is needed in below code? If it is becau= se > > > > > PciPlatform2 > > > > > > > protocol reuses the prototype of GetPciRom defined for PciPl= atform > > > > > protocol, > > > > > > > I suggest you define GetPciRom for PciPlatform2. Type redefi= nition > > > > > seems a > > > > > > > duplication. But below type-cast is more annoyed. > > > > > > > > > > > > > > Status =3D mPciPlatformProtocol2->GetPciRom ( > > > > > > > > > > > > > (EFI_PCI_PLATFORM_PROTOCOL*)mPciPlatformProtocol2, > > > > > > > PciIoDevice->Handle, > > > > > > > &PlatformOpRomBuffer, > > > > > > > &PlatformOpRomSize > > > > > > > ); > > > > > > > > > > > > Yes, the PciPlatform2.h which I had submitted to the edk2-stagin= g branch > > > > > previously; includes the PciPlatform.h during compilation. Even = I was > > > thinking > > > > > the same and since the new definition of the PCI Platform Protoc= ol has to > > > > > used in future; I can port the legacy definitions into the new d= efinition > > > source > > > > > file itself to avoid further change in future. > > > > > > > > Thanks. > > > > > > > > > > > > > > > > 4. Please run ECC tool and fix all coding style issue > > > > > I thought the ECC tool is used once the changes are submitted in= to the > > > > > Gerritt by the maintainer; it is good if I can use it offline; p= lease let me > > > know > > > > > where to get this tool. > > > > > > > > The tool is inside BaseTools\BinWrappers\WindowsLike\Ecc.bat. > > > Thanks! Will use this. By the way; I did make the code changes by re= ferring > > > the "EDK-II C Coding Style Standards Specification". > > > > I saw several coding style issues so I asked you to run the tool. > > e.g.: > > 1. "if (!Pointer)" should be "if (Pointer !=3D NULL)" > I agree with this; since it was defined in many other places I thought t= his is the > standard here. I shall make the suggested changes to my new code added. >=20 > > 2. "Function ( parameter);" should be "Function (parameter);" // no sp= ace > before > > 1st parameter > OK, will adopt to this. I had done as per the Server platform firmware s= tyle as I > understand. >=20 > > 3. "if (...) <\n> {" should be "if (...) {" // no new-line before "{" > OK, will fix this, along with the ECC tool requirements. >=20 > > > > > > > > > > > > > > > > > > > > > > > 5. I don't quite understand what *primary* PCI root port is.= So I don't > > > > > quite > > > > > > > understand what RecordPciRootPortBridges() does. > > > > > I used the word primary for the PCI Root port to indicate the fi= rst level > > > Root > > > > > port in the RC of the host; there can be multiple first level PC= I RP in the > > > Root > > > > > Bridge handle and each RP can have its downstream hierarchy whic= h in > > > turn > > > > > can be the PCIe-PCIe/PCI/PCI-X bridge devices and its endpoint d= evices. > > > > > Since the RP and its downstream PCI bridges both have the same P= CI > > > Type 1 > > > > > PCI Configuration header, I have to maintain the list of first l= evel RP of > the > > > > > Root Bridge handle. > > > > > > > > > > > > > > > > > > > Thanks, > > > > > > > Ray > > > > > > > > > > > > > > > -----Original Message----- > > > > > > > > From: Javeed, Ashraf > > > > > > > > Sent: Monday, September 23, 2019 10:21 PM > > > > > > > > To: devel@edk2.groups.io > > > > > > > > Cc: Wang, Jian J ; Wu, Hao A > > > > > > > ; > > > > > > > > Ni, Ray > > > > > > > > Subject: [edk2-staging/UEFI_PCI_ENHANCE-2 PATCH] PciBusDxe= : > > > New > > > > > PCI > > > > > > > > features Max_Payload_Size, Max_Read_Req_Size > > > > > > > > > > > > > > > > REF: https://bugzilla.tianocore.org/show_bug.cgi?id=3D2194 > > > > > > > > > > > > > > > > The EDK2 Kernel PciBusDxe driver is enhanced to enable the > > > > > configuration > > > > > > > > of PCI features like Max_Payload_Size and Max_Read_Req_Siz= e. > > > > > > > > > > > > > > > > Max_Payload_Size:- The PCI Device Control register provide= s this > > > > > feature > > > > > > > > register field which controls the maximum data packet (TLP= ) size > > > that a > > > > > > > > PCI device should maintain as a requester. The PCI Bus dri= ver is > > > > > required > > > > > > > > to maintain a highest common value supported by all the PC= I > > > devices in > > > > > a > > > > > > > > PCIe hierarchy, especially in case of isochronous applicat= ions. > > > > > > > > > > > > > > > > Max_Read_Req_Size:- The PCI Device Control register provid= es this > > > > > > > feature > > > > > > > > register field which controls the maximum memory read requ= est > > > size > > > > > that a > > > > > > > > PCI device should maintain as a requester. The PCI Bus dri= ver is > > > > > required > > > > > > > > to maintain a common value, same as Max_Payload_Size, in c= ase of > > > > > > > > isochronous applications only; or else, it should maintain= the user > > > > > > > > requested value uniformly in a PCIe hierarchy (PCI root po= rt and its > > > > > > > > downstream devices). > > > > > > > > > > > > > > > > The PCI Base Specification 4 Revision 1 contains detailed > information > > > > > > > > about these features. The EDK2 PCI Bus driver needs to ena= ble the > > > > > > > > configuration of these features as per the PCI Base specif= ication. > > > > > > > > > > > > > > > > The EDK2 PCI Bus driver also needs to take the PCI device-= specific > > > > > > > > platform policy into the consideration while programming t= hese > > > > > features; > > > > > > > > thus the code changes to support these, is explicitly depe= ndent on > > > the > > > > > > > > new PCI Platform Protocol interface definition defined in = the below > > > > > > > > record:- > > > > > > > > https://bugzilla.tianocore.org/show_bug.cgi?id=3D1954 > > > > > > > > > > > > > > > > Signed-off-by: Ashraf Javeed > > > > > > > > Cc: Jian J Wang > > > > > > > > Cc: Hao A Wu > > > > > > > > Cc: Ray Ni > > > > > > > > --- > > > > > > > > MdeModulePkg/Bus/Pci/PciBusDxe/PciBus.c | = 23 ++-------- > > > ---- > > > > > > > > MdeModulePkg/Bus/Pci/PciBusDxe/PciBus.h | = 14 > > > ++++++++- > > > > > > > > MdeModulePkg/Bus/Pci/PciBusDxe/PciBusDxe.inf | = 9 +++++- > > > > > > > > MdeModulePkg/Bus/Pci/PciBusDxe/PciDeviceSupport.c | = 229 > > > > > > > > > > > > > > > > > > > > > > > ++++++++++++++++++++++++++++++++++++++++++++++++++++++++++ > > > > > > > > ++++++++++++++++++++++++++++------------------------------= -------- > > > ---- > > > > > ----- > > > > > > > - > > > > > > > > MdeModulePkg/Bus/Pci/PciBusDxe/PciEnumerator.c | = 139 > > > > > > > > ++++++++++++++++++++--------------------------------------= ------------- > > > ---- > > > > > ---- > > > > > > > --- > > > > > > > > MdeModulePkg/Bus/Pci/PciBusDxe/PciEnumeratorSupport.c | = 34 > > > > > > > > ++++++++++++-------- > > > > > > > > MdeModulePkg/Bus/Pci/PciBusDxe/PciFeatureSupport.c | 1= 601 > > > > > > > > > > > > > > > > > > > > > > > ++++++++++++++++++++++++++++++++++++++++++++++++++++++++++ > > > > > > > > > > > > > > > > > > > > > > > ++++++++++++++++++++++++++++++++++++++++++++++++++++++++++ > > > > > > > > > > > > > > > > > > > > > > > ++++++++++++++++++++++++++++++++++++++++++++++++++++++++++ > > > > > > > > > > > > > > > > > > > > > > > ++++++++++++++++++++++++++++++++++++++++++++++++++++++++++ > > > > > > > > > > > > > > > > > > > > > > > ++++++++++++++++++++++++++++++++++++++++++++++++++++++++++ > > > > > > > > > > > > > > > > > > > > > > > ++++++++++++++++++++++++++++++++++++++++++++++++++++++++++ > > > > > > > > > > > > > > > > > > > > > > > ++++++++++++++++++++++++++++++++++++++++++++++++++++++++++ > > > > > > > > > > > > > > > > > > > > > > > ++++++++++++++++++++++++++++++++++++++++++++++++++++++++++ > > > > > > > > > > > > > > > > > > > > > > > ++++++++++++++++++++++++++++++++++++++++++++++++++++++++++ > > > > > > > > > > > > > > > > > > > > > > > ++++++++++++++++++++++++++++++++++++++++++++++++++++++++++ > > > > > > > > > > > > > > > > > > > > > > > ++++++++++++++++++++++++++++++++++++++++++++++++++++++++++ > > > > > > > > > > > > > > > > > > > > > > > ++++++++++++++++++++++++++++++++++++++++++++++++++++++++++ > > > > > > > > > > > > > > > > > > > > > > > ++++++++++++++++++++++++++++++++++++++++++++++++++++++++++ > > > > > > > > > > > > > > > > > > > > > > > ++++++++++++++++++++++++++++++++++++++++++++++++++++++++++ > > > > > > > > > > > > > > > > > > > > > > > ++++++++++++++++++++++++++++++++++++++++++++++++++++++++++ > > > > > > > > > > > > > > > > > > > > > > > ++++++++++++++++++++++++++++++++++++++++++++++++++++++++++ > > > > > > > > +++++++++ > > > > > > > > MdeModulePkg/Bus/Pci/PciBusDxe/PciFeatureSupport.h | = 201 > > > > > > > > > > > > > > > > > > > > > > > ++++++++++++++++++++++++++++++++++++++++++++++++++++++++++ > > > > > > > > > > > > > > > > > > > > > > > ++++++++++++++++++++++++++++++++++++++++++++++++++++++++++ > > > > > > > > ++ > > > > > > > > MdeModulePkg/Bus/Pci/PciBusDxe/PciPlatformSupport.c | = 565 > > > > > > > > > > > > > > > > > > > > > > > ++++++++++++++++++++++++++++++++++++++++++++++++++++++++++ > > > > > > > > > > > > > > > > > > > > > > > ++++++++++++++++++++++++++++++++++++++++++++++++++++++++++ > > > > > > > > > > > > > > > > > > > > > > > ++++++++++++++++++++++++++++++++++++++++++++++++++++++++++ > > > > > > > > > > > > > > > > > > > > > > > ++++++++++++++++++++++++++++++++++++++++++++++++++++++++++ > > > > > > > > > > > > > > > > > > > > > > > ++++++++++++++++++++++++++++++++++++++++++++++++++++++++++ > > > > > > > > +++++++++++++++++++++++++++++++++++++++++ > > > > > > > > MdeModulePkg/Bus/Pci/PciBusDxe/PciPlatformSupport.h | = 193 > > > > > > > > > > > > > > > > > > > > > > > ++++++++++++++++++++++++++++++++++++++++++++++++++++++++++ > > > > > > > > > > > > > +++++++++++++++++++++++++++++++++++++++++++++++++++++++ > > > > > > > > MdeModulePkg/Bus/Pci/PciBusDxe/PciResourceSupport.c | = 15 > > > +----- > > > > > --- > > > > > > > > MdeModulePkg/MdeModulePkg.dec | = 10 ++++++ > > > > > > > > 12 files changed, 2797 insertions(+), 236 deletions(-) > > > > > > > > > > > > > > > > diff --git a/MdeModulePkg/Bus/Pci/PciBusDxe/PciBus.c > > > > > > > > b/MdeModulePkg/Bus/Pci/PciBusDxe/PciBus.c > > > > > > > > index b020ce50ce..2503b298f4 100644 > > > > > > > > --- a/MdeModulePkg/Bus/Pci/PciBusDxe/PciBus.c > > > > > > > > +++ b/MdeModulePkg/Bus/Pci/PciBusDxe/PciBus.c > > > > > > > > @@ -8,7 +8,7 @@ > > > > > > > > PCI Root Bridges. So it means platform needs install PC= I Root > > > Bridge IO > > > > > > > > protocol for each > > > > > > > > > > > > > > > > PCI Root Bus and install PCI Host Bridge Resource Alloc= ation > > > Protocol. > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > -Copyright (c) 2006 - 2018, Intel Corporation. All rights > reserved.
> > > > > > > > > > > > > > > > +Copyright (c) 2006 - 2019, Intel Corporation. All rights > reserved.
> > > > > > > > > > > > > > > > SPDX-License-Identifier: BSD-2-Clause-Patent > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > **/ > > > > > > > > > > > > > > > > @@ -34,8 +34,6 @@ BOOLEAN > > gFullEnumeration > > > > =3D > > > > > > > TRUE; > > > > > > > > UINT64 gAllOne = =3D > > > 0xFFFFFFFFFFFFFFFFULL; > > > > > > > > > > > > > > > > UINT64 gAllZero = =3D 0; > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > -EFI_PCI_PLATFORM_PROTOCOL *gPciPlatfo= rmProtocol; > > > > > > > > > > > > > > > > -EFI_PCI_OVERRIDE_PROTOCOL *gPciOverri= deProtocol; > > > > > > > > > > > > > > > > EDKII_IOMMU_PROTOCOL *mIoMmuProt= ocol; > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > @@ -266,24 +264,7 @@ PciBusDriverBindingStart ( > > > > > > > > // If PCI Platform protocol is available, get it now. > > > > > > > > > > > > > > > > // If the platform implements this, it must be installe= d before BDS > > > > > phase > > > > > > > > > > > > > > > > // > > > > > > > > > > > > > > > > - gPciPlatformProtocol =3D NULL; > > > > > > > > > > > > > > > > - gBS->LocateProtocol ( > > > > > > > > > > > > > > > > - &gEfiPciPlatformProtocolGuid, > > > > > > > > > > > > > > > > - NULL, > > > > > > > > > > > > > > > > - (VOID **) &gPciPlatformProtocol > > > > > > > > > > > > > > > > - ); > > > > > > > > > > > > > > > > - > > > > > > > > > > > > > > > > - // > > > > > > > > > > > > > > > > - // If PCI Platform protocol doesn't exist, try to Pci O= verride > > > Protocol. > > > > > > > > > > > > > > > > - // > > > > > > > > > > > > > > > > - if (gPciPlatformProtocol =3D=3D NULL) { > > > > > > > > > > > > > > > > - gPciOverrideProtocol =3D NULL; > > > > > > > > > > > > > > > > - gBS->LocateProtocol ( > > > > > > > > > > > > > > > > - &gEfiPciOverrideProtocolGuid, > > > > > > > > > > > > > > > > - NULL, > > > > > > > > > > > > > > > > - (VOID **) &gPciOverrideProtocol > > > > > > > > > > > > > > > > - ); > > > > > > > > > > > > > > > > - } > > > > > > > > > > > > > > > > + GetPciPlatformProtocol (); > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > if (mIoMmuProtocol =3D=3D NULL) { > > > > > > > > > > > > > > > > gBS->LocateProtocol ( > > > > > > > > > > > > > > > > diff --git a/MdeModulePkg/Bus/Pci/PciBusDxe/PciBus.h > > > > > > > > b/MdeModulePkg/Bus/Pci/PciBusDxe/PciBus.h > > > > > > > > index 504a1b1c12..7955bf8a26 100644 > > > > > > > > --- a/MdeModulePkg/Bus/Pci/PciBusDxe/PciBus.h > > > > > > > > +++ b/MdeModulePkg/Bus/Pci/PciBusDxe/PciBus.h > > > > > > > > @@ -27,6 +27,8 @@ SPDX-License-Identifier: BSD-2-Clause-Pa= tent > > > > > > > > #include > > > > > > > > > > > > > > > > #include > > > > > > > > > > > > > > > > #include > > > > > > > > > > > > > > > > +#include > > > > > > > > > > > > > > > > +#include > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > #include > > > > > > > > > > > > > > > > #include > > > > > > > > > > > > > > > > @@ -79,6 +81,7 @@ typedef enum { > > > > > > > > #include "PciPowerManagement.h" > > > > > > > > > > > > > > > > #include "PciHotPlugSupport.h" > > > > > > > > > > > > > > > > #include "PciLib.h" > > > > > > > > > > > > > > > > +#include "PciFeatureSupport.h" > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > #define VGABASE1 0x3B0 > > > > > > > > > > > > > > > > #define VGALIMIT1 0x3BB > > > > > > > > > > > > > > > > @@ -263,9 +266,13 @@ struct _PCI_IO_DEVICE { > > > > > > > > > > > > > > > > > > > > > > > > BOOLEAN IsPciExp; > > > > > > > > > > > > > > > > // > > > > > > > > > > > > > > > > - // For SR-IOV > > > > > > > > > > > > > > > > + // For PCI Express Capability List Structure > > > > > > > > > > > > > > > > // > > > > > > > > > > > > > > > > UINT8 PciExpressCap= abilityOffset; > > > > > > > > > > > > > > > > + PCI_CAPABILITY_PCIEXP PciExpStruct; > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // For SR-IOV > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > UINT32 AriCapability= Offset; > > > > > > > > > > > > > > > > UINT32 SrIovCapabili= tyOffset; > > > > > > > > > > > > > > > > UINT32 MrIovCapabili= tyOffset; > > > > > > > > > > > > > > > > @@ -279,6 +286,11 @@ struct _PCI_IO_DEVICE { > > > > > > > > // This field is used to support this case. > > > > > > > > > > > > > > > > // > > > > > > > > > > > > > > > > UINT16 BridgeIoAlign= ment; > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // Other PCI features setup flags > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + UINT8 SetupMPS; > > > > > > > > > > > > > > > > + UINT8 SetupMRRS; > > > > > > > > > > > > > > > > }; > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > #define PCI_IO_DEVICE_FROM_PCI_IO_THIS(a) \ > > > > > > > > > > > > > > > > diff --git a/MdeModulePkg/Bus/Pci/PciBusDxe/PciBusDxe.inf > > > > > > > > b/MdeModulePkg/Bus/Pci/PciBusDxe/PciBusDxe.inf > > > > > > > > index 05c22025b8..13768d7ded 100644 > > > > > > > > --- a/MdeModulePkg/Bus/Pci/PciBusDxe/PciBusDxe.inf > > > > > > > > +++ b/MdeModulePkg/Bus/Pci/PciBusDxe/PciBusDxe.inf > > > > > > > > @@ -2,7 +2,7 @@ > > > > > > > > # The PCI bus driver will probe all PCI devices and allo= cate MMIO > > > and > > > > > IO > > > > > > > > space for these devices. > > > > > > > > > > > > > > > > # Please use PCD feature flag PcdPciBusHotplugDeviceSupp= ort to > > > > > enable > > > > > > > > hot plug supporting. > > > > > > > > > > > > > > > > # > > > > > > > > > > > > > > > > -# Copyright (c) 2006 - 2018, Intel Corporation. All righ= ts > > > reserved.
> > > > > > > > > > > > > > > > +# Copyright (c) 2006 - 2019, Intel Corporation. All righ= ts > > > reserved.
> > > > > > > > > > > > > > > > # > > > > > > > > > > > > > > > > # SPDX-License-Identifier: BSD-2-Clause-Patent > > > > > > > > > > > > > > > > # > > > > > > > > > > > > > > > > @@ -57,6 +57,10 @@ > > > > > > > > PciCommand.h > > > > > > > > > > > > > > > > PciIo.h > > > > > > > > > > > > > > > > PciBus.h > > > > > > > > > > > > > > > > + PciFeatureSupport.c > > > > > > > > > > > > > > > > + PciFeatureSupport.h > > > > > > > > > > > > > > > > + PciPlatformSupport.c > > > > > > > > > > > > > > > > + PciPlatformSupport.h > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > [Packages] > > > > > > > > > > > > > > > > MdePkg/MdePkg.dec > > > > > > > > > > > > > > > > @@ -91,6 +95,8 @@ > > > > > > > > gEfiLoadFile2ProtocolGuid ## > SOMETIMES_PRODUCES > > > > > > > > > > > > > > > > gEdkiiIoMmuProtocolGuid ## > > > SOMETIMES_CONSUMES > > > > > > > > > > > > > > > > gEfiLoadedImageDevicePathProtocolGuid ## CONS= UMES > > > > > > > > > > > > > > > > + gEfiPciPlatformProtocol2Guid ## > > > SOMETIMES_CONSUMES > > > > > > > > > > > > > > > > + gEfiPciOverrideProtocol2Guid ## > > > SOMETIMES_CONSUMES > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > [FeaturePcd] > > > > > > > > > > > > > > > > > > > gEfiMdeModulePkgTokenSpaceGuid.PcdPciBusHotplugDeviceSupport > > > > > > > ## > > > > > > > > CONSUMES > > > > > > > > > > > > > > > > @@ -104,6 +110,7 @@ > > > > > > > > gEfiMdeModulePkgTokenSpaceGuid.PcdAriSupport = ## > > > > > > > CONSUMES > > > > > > > > > > > > > > > > gEfiMdeModulePkgTokenSpaceGuid.PcdMrIovSupport = ## > > > > > > > > CONSUMES > > > > > > > > > > > > > > > > > > > gEfiMdeModulePkgTokenSpaceGuid.PcdPciDisableBusEnumeration > > > > > ## > > > > > > > > SOMETIMES_CONSUMES > > > > > > > > > > > > > > > > + gEfiMdeModulePkgTokenSpaceGuid.PcdOtherPciFeatures > > > > > ## > > > > > > > > CONSUMES > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > [UserExtensions.TianoCore."ExtraFiles"] > > > > > > > > > > > > > > > > PciBusDxeExtra.uni > > > > > > > > > > > > > > > > diff --git a/MdeModulePkg/Bus/Pci/PciBusDxe/PciDeviceSuppo= rt.c > > > > > > > > b/MdeModulePkg/Bus/Pci/PciBusDxe/PciDeviceSupport.c > > > > > > > > index b7832c6970..0f76ab1cd5 100644 > > > > > > > > --- a/MdeModulePkg/Bus/Pci/PciBusDxe/PciDeviceSupport.c > > > > > > > > +++ b/MdeModulePkg/Bus/Pci/PciBusDxe/PciDeviceSupport.c > > > > > > > > @@ -170,6 +170,8 @@ DestroyRootBridgeByHandle ( > > > > > > > > > > > > > > > > > > > > > > > > if (Temp->Handle =3D=3D Controller) { > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > + DestroyRootBridgePciFeaturesConfigCompletionList ( = Temp); > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > RemoveEntryList (CurrentLink); > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > DestroyPciDeviceTree (Temp); > > > > > > > > > > > > > > > > @@ -208,8 +210,6 @@ RegisterPciDevice ( > > > > > > > > ) > > > > > > > > > > > > > > > > { > > > > > > > > > > > > > > > > EFI_STATUS Status; > > > > > > > > > > > > > > > > - VOID *PlatformOpRomBuffer; > > > > > > > > > > > > > > > > - UINTN PlatformOpRomSize; > > > > > > > > > > > > > > > > EFI_PCI_IO_PROTOCOL *PciIo; > > > > > > > > > > > > > > > > UINT8 Data8; > > > > > > > > > > > > > > > > BOOLEAN HasEfiImage; > > > > > > > > > > > > > > > > @@ -244,49 +244,13 @@ RegisterPciDevice ( > > > > > > > > // > > > > > > > > > > > > > > > > // Get the OpRom provided by platform > > > > > > > > > > > > > > > > // > > > > > > > > > > > > > > > > - if (gPciPlatformProtocol !=3D NULL) { > > > > > > > > > > > > > > > > - Status =3D gPciPlatformProtocol->GetPciRom ( > > > > > > > > > > > > > > > > - gPciPlatformProtoc= ol, > > > > > > > > > > > > > > > > - PciIoDevice->Handl= e, > > > > > > > > > > > > > > > > - &PlatformOpRomBuff= er, > > > > > > > > > > > > > > > > - &PlatformOpRomSize > > > > > > > > > > > > > > > > - ); > > > > > > > > > > > > > > > > - if (!EFI_ERROR (Status)) { > > > > > > > > > > > > > > > > - PciIoDevice->EmbeddedRom =3D FALSE; > > > > > > > > > > > > > > > > - PciIoDevice->RomSize =3D (UINT32) Platform= OpRomSize; > > > > > > > > > > > > > > > > - PciIoDevice->PciIo.RomSize =3D PlatformOpRomSize= ; > > > > > > > > > > > > > > > > - PciIoDevice->PciIo.RomImage =3D PlatformOpRomBuff= er; > > > > > > > > > > > > > > > > - // > > > > > > > > > > > > > > > > - // For OpROM read from gPciPlatformProtocol: > > > > > > > > > > > > > > > > - // Add the Rom Image to internal database for lat= er PCI light > > > > > > > > enumeration > > > > > > > > > > > > > > > > - // > > > > > > > > > > > > > > > > - PciRomAddImageMapping ( > > > > > > > > > > > > > > > > - NULL, > > > > > > > > > > > > > > > > - PciIoDevice->PciRootBridgeIo->SegmentNumber, > > > > > > > > > > > > > > > > - PciIoDevice->BusNumber, > > > > > > > > > > > > > > > > - PciIoDevice->DeviceNumber, > > > > > > > > > > > > > > > > - PciIoDevice->FunctionNumber, > > > > > > > > > > > > > > > > - PciIoDevice->PciIo.RomImage, > > > > > > > > > > > > > > > > - PciIoDevice->PciIo.RomSize > > > > > > > > > > > > > > > > - ); > > > > > > > > > > > > > > > > - } > > > > > > > > > > > > > > > > - } else if (gPciOverrideProtocol !=3D NULL) { > > > > > > > > > > > > > > > > - Status =3D gPciOverrideProtocol->GetPciRom ( > > > > > > > > > > > > > > > > - gPciOverrideProtoc= ol, > > > > > > > > > > > > > > > > - PciIoDevice->Handl= e, > > > > > > > > > > > > > > > > - &PlatformOpRomBuff= er, > > > > > > > > > > > > > > > > - &PlatformOpRomSize > > > > > > > > > > > > > > > > - ); > > > > > > > > > > > > > > > > - if (!EFI_ERROR (Status)) { > > > > > > > > > > > > > > > > - PciIoDevice->EmbeddedRom =3D FALSE; > > > > > > > > > > > > > > > > - PciIoDevice->RomSize =3D (UINT32) Platform= OpRomSize; > > > > > > > > > > > > > > > > - PciIoDevice->PciIo.RomSize =3D PlatformOpRomSize= ; > > > > > > > > > > > > > > > > - PciIoDevice->PciIo.RomImage =3D PlatformOpRomBuff= er; > > > > > > > > > > > > > > > > - // > > > > > > > > > > > > > > > > - // For OpROM read from gPciOverrideProtocol: > > > > > > > > > > > > > > > > - // Add the Rom Image to internal database for lat= er PCI light > > > > > > > > enumeration > > > > > > > > > > > > > > > > - // > > > > > > > > > > > > > > > > - PciRomAddImageMapping ( > > > > > > > > > > > > > > > > + Status =3D GetPlatformPciOptionRom ( Controller, PciI= oDevice); > > > > > > > > > > > > > > > > + if (!EFI_ERROR (Status)) { > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // For OpROM read from the PCI Platform Protocol: > > > > > > > > > > > > > > > > + // Add the Rom Image to internal database for later= PCI light > > > > > > > > enumeration > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + PciRomAddImageMapping ( > > > > > > > > > > > > > > > > NULL, > > > > > > > > > > > > > > > > PciIoDevice->PciRootBridgeIo->SegmentNumber, > > > > > > > > > > > > > > > > PciIoDevice->BusNumber, > > > > > > > > > > > > > > > > @@ -294,8 +258,7 @@ RegisterPciDevice ( > > > > > > > > PciIoDevice->FunctionNumber, > > > > > > > > > > > > > > > > PciIoDevice->PciIo.RomImage, > > > > > > > > > > > > > > > > PciIoDevice->PciIo.RomSize > > > > > > > > > > > > > > > > - ); > > > > > > > > > > > > > > > > - } > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > } > > > > > > > > > > > > > > > > } > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > @@ -597,7 +560,7 @@ DeRegisterPciDevice ( > > > > > > > > } > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > /** > > > > > > > > > > > > > > > > - Start to manage the PCI device on the specified root br= idge or > PCI- > > > PCI > > > > > > > > Bridge. > > > > > > > > > > > > > > > > + Start the PCI root Ports or PCI-PCI Bridge only. > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > @param Controller The root bridge handle. > > > > > > > > > > > > > > > > @param RootBridge A pointer to the PCI_IO_DEVI= CE. > > > > > > > > > > > > > > > > @@ -612,7 +575,82 @@ DeRegisterPciDevice ( > > > > > > > > > > > > > > > > > > > > > > > > **/ > > > > > > > > > > > > > > > > EFI_STATUS > > > > > > > > > > > > > > > > -StartPciDevicesOnBridge ( > > > > > > > > > > > > > > > > +StartPciRootPortsOnBridge ( > > > > > > > > > > > > > > > > + IN EFI_HANDLE Controller, > > > > > > > > > > > > > > > > + IN PCI_IO_DEVICE *RootBridge > > > > > > > > > > > > > > > > + ) > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +{ > > > > > > > > > > > > > > > > + PCI_IO_DEVICE *PciIoDevice; > > > > > > > > > > > > > > > > + EFI_STATUS Status; > > > > > > > > > > > > > > > > + LIST_ENTRY *CurrentLink; > > > > > > > > > > > > > > > > + UINT64 Supports; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + PciIoDevice =3D NULL; > > > > > > > > > > > > > > > > + CurrentLink =3D RootBridge->ChildList.ForwardLink; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + while (CurrentLink !=3D NULL && CurrentLink !=3D &RootB= ridge- > > > >ChildList) > > > > > { > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + PciIoDevice =3D PCI_IO_DEVICE_FROM_LINK (CurrentLink)= ; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // check if the device has been assigned with require= d resource > > > > > > > > > > > > > > > > + // and registered > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + if (!PciIoDevice->Registered && !PciIoDevice->Allocat= ed) { > > > > > > > > > > > > > > > > + return EFI_NOT_READY; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + if (IS_PCI_BRIDGE (&PciIoDevice->Pci)) { > > > > > > > > > > > > > > > > + Status =3D StartPciRootPortsOnBridge ( > > > > > > > > > > > > > > > > + Controller, > > > > > > > > > > > > > > > > + PciIoDevice > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + PciIoDevice->PciIo.Attributes ( > > > > > > > > > > > > > > > > + &(PciIoDevice->PciIo), > > > > > > > > > > > > > > > > + EfiPciIoAttributeOperationSupp= orted, > > > > > > > > > > > > > > > > + 0, > > > > > > > > > > > > > > > > + &Supports > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + Supports &=3D (UINT64)EFI_PCI_DEVICE_ENABLE; > > > > > > > > > > > > > > > > + PciIoDevice->PciIo.Attributes ( > > > > > > > > > > > > > > > > + &(PciIoDevice->PciIo), > > > > > > > > > > > > > > > > + EfiPciIoAttributeOperationEnab= le, > > > > > > > > > > > > > > > > + Supports, > > > > > > > > > > > > > > > > + NULL > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + CurrentLink =3D CurrentLink->ForwardLink; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + if (PciIoDevice =3D=3D NULL) { > > > > > > > > > > > > > > > > + return EFI_NOT_FOUND; > > > > > > > > > > > > > > > > + } else { > > > > > > > > > > > > > > > > + return EFI_SUCCESS; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > +} > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + Register to manage the PCI device on the specified root= bridge or > > > > > PCI-PCI > > > > > > > > Bridge. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @param Controller The root bridge handle. > > > > > > > > > > > > > > > > + @param RootBridge A pointer to the PCI_IO_DEVI= CE. > > > > > > > > > > > > > > > > + @param RemainingDevicePath A pointer to the > > > > > > > > EFI_DEVICE_PATH_PROTOCOL. > > > > > > > > > > > > > > > > + @param NumberOfChildren Children number. > > > > > > > > > > > > > > > > + @param ChildHandleBuffer A pointer to the child handl= e buffer. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @retval EFI_NOT_READY Device is not allocated. > > > > > > > > > > > > > > > > + @retval EFI_UNSUPPORTED Device only support PCI-PCI bri= dge. > > > > > > > > > > > > > > > > + @retval EFI_NOT_FOUND Can not find the specific devic= e. > > > > > > > > > > > > > > > > + @retval EFI_SUCCESS Success to start Pci devices on= bridge. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +EFI_STATUS > > > > > > > > > > > > > > > > +RegisterPciDevicesOnBridge ( > > > > > > > > > > > > > > > > IN EFI_HANDLE Controller, > > > > > > > > > > > > > > > > IN PCI_IO_DEVICE *RootBridge, > > > > > > > > > > > > > > > > IN EFI_DEVICE_PATH_PROTOCOL *RemainingDevice= Path, > > > > > > > > > > > > > > > > @@ -626,7 +664,6 @@ StartPciDevicesOnBridge ( > > > > > > > > EFI_DEVICE_PATH_PROTOCOL *CurrentDevicePath; > > > > > > > > > > > > > > > > EFI_STATUS Status; > > > > > > > > > > > > > > > > LIST_ENTRY *CurrentLink; > > > > > > > > > > > > > > > > - UINT64 Supports; > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > PciIoDevice =3D NULL; > > > > > > > > > > > > > > > > CurrentLink =3D RootBridge->ChildList.ForwardLink; > > > > > > > > > > > > > > > > @@ -681,7 +718,7 @@ StartPciDevicesOnBridge ( > > > > > > > > // If it is a PPB > > > > > > > > > > > > > > > > // > > > > > > > > > > > > > > > > if (IS_PCI_BRIDGE (&PciIoDevice->Pci)) { > > > > > > > > > > > > > > > > - Status =3D StartPciDevicesOnBridge ( > > > > > > > > > > > > > > > > + Status =3D RegisterPciDevicesOnBridge ( > > > > > > > > > > > > > > > > Controller, > > > > > > > > > > > > > > > > PciIoDevice, > > > > > > > > > > > > > > > > CurrentDevicePath, > > > > > > > > > > > > > > > > @@ -689,20 +726,6 @@ StartPciDevicesOnBridge ( > > > > > > > > ChildHandleBuffer > > > > > > > > > > > > > > > > ); > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > - PciIoDevice->PciIo.Attributes ( > > > > > > > > > > > > > > > > - &(PciIoDevice->PciIo), > > > > > > > > > > > > > > > > - EfiPciIoAttributeOperationSu= pported, > > > > > > > > > > > > > > > > - 0, > > > > > > > > > > > > > > > > - &Supports > > > > > > > > > > > > > > > > - ); > > > > > > > > > > > > > > > > - Supports &=3D (UINT64)EFI_PCI_DEVICE_ENABLE; > > > > > > > > > > > > > > > > - PciIoDevice->PciIo.Attributes ( > > > > > > > > > > > > > > > > - &(PciIoDevice->PciIo), > > > > > > > > > > > > > > > > - EfiPciIoAttributeOperationEn= able, > > > > > > > > > > > > > > > > - Supports, > > > > > > > > > > > > > > > > - NULL > > > > > > > > > > > > > > > > - ); > > > > > > > > > > > > > > > > - > > > > > > > > > > > > > > > > return Status; > > > > > > > > > > > > > > > > } else { > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > @@ -733,28 +756,13 @@ StartPciDevicesOnBridge ( > > > > > > > > } > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > if (IS_PCI_BRIDGE (&PciIoDevice->Pci)) { > > > > > > > > > > > > > > > > - Status =3D StartPciDevicesOnBridge ( > > > > > > > > > > > > > > > > + Status =3D RegisterPciDevicesOnBridge ( > > > > > > > > > > > > > > > > Controller, > > > > > > > > > > > > > > > > PciIoDevice, > > > > > > > > > > > > > > > > RemainingDevicePath, > > > > > > > > > > > > > > > > NumberOfChildren, > > > > > > > > > > > > > > > > ChildHandleBuffer > > > > > > > > > > > > > > > > ); > > > > > > > > > > > > > > > > - > > > > > > > > > > > > > > > > - PciIoDevice->PciIo.Attributes ( > > > > > > > > > > > > > > > > - &(PciIoDevice->PciIo), > > > > > > > > > > > > > > > > - EfiPciIoAttributeOperationSu= pported, > > > > > > > > > > > > > > > > - 0, > > > > > > > > > > > > > > > > - &Supports > > > > > > > > > > > > > > > > - ); > > > > > > > > > > > > > > > > - Supports &=3D (UINT64)EFI_PCI_DEVICE_ENABLE; > > > > > > > > > > > > > > > > - PciIoDevice->PciIo.Attributes ( > > > > > > > > > > > > > > > > - &(PciIoDevice->PciIo), > > > > > > > > > > > > > > > > - EfiPciIoAttributeOperationEn= able, > > > > > > > > > > > > > > > > - Supports, > > > > > > > > > > > > > > > > - NULL > > > > > > > > > > > > > > > > - ); > > > > > > > > > > > > > > > > - > > > > > > > > > > > > > > > > } > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > CurrentLink =3D CurrentLink->ForwardLink; > > > > > > > > > > > > > > > > @@ -768,6 +776,65 @@ StartPciDevicesOnBridge ( > > > > > > > > } > > > > > > > > > > > > > > > > } > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + Start to manage the PCI device on the specified root br= idge or > > > PCI-PCI > > > > > > > > Bridge. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @param Controller The root bridge handle. > > > > > > > > > > > > > > > > + @param RootBridge A pointer to the PCI_IO_DEVI= CE. > > > > > > > > > > > > > > > > + @param RemainingDevicePath A pointer to the > > > > > > > > EFI_DEVICE_PATH_PROTOCOL. > > > > > > > > > > > > > > > > + @param NumberOfChildren Children number. > > > > > > > > > > > > > > > > + @param ChildHandleBuffer A pointer to the child handl= e buffer. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @retval EFI_NOT_READY Device is not allocated. > > > > > > > > > > > > > > > > + @retval EFI_UNSUPPORTED Device only support PCI-PCI bri= dge. > > > > > > > > > > > > > > > > + @retval EFI_NOT_FOUND Can not find the specific devic= e. > > > > > > > > > > > > > > > > + @retval EFI_SUCCESS Success to start Pci devices on= bridge. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +EFI_STATUS > > > > > > > > > > > > > > > > +StartPciDevicesOnBridge ( > > > > > > > > > > > > > > > > + IN EFI_HANDLE Controller, > > > > > > > > > > > > > > > > + IN PCI_IO_DEVICE *RootBridge, > > > > > > > > > > > > > > > > + IN EFI_DEVICE_PATH_PROTOCOL *RemainingDevice= Path, > > > > > > > > > > > > > > > > + IN OUT UINT8 *NumberOfChildre= n, > > > > > > > > > > > > > > > > + IN OUT EFI_HANDLE *ChildHandleBuff= er > > > > > > > > > > > > > > > > + ) > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +{ > > > > > > > > > > > > > > > > + EFI_STATUS Status; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // first register all the PCI devices > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + Status =3D RegisterPciDevicesOnBridge ( > > > > > > > > > > > > > > > > + Controller, > > > > > > > > > > > > > > > > + RootBridge, > > > > > > > > > > > > > > > > + RemainingDevicePath, > > > > > > > > > > > > > > > > + NumberOfChildren, > > > > > > > > > > > > > > > > + ChildHandleBuffer > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + if (EFI_ERROR (Status) =3D=3D EFI_NOT_FOUND) { > > > > > > > > > > > > > > > > + return Status; > > > > > > > > > > > > > > > > + } else { > > > > > > > > > > > > > > > > + if ( CheckOtherPciFeaturesPcd ()) { > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // the late configuration of PCI features > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + Status =3D EnumerateOtherPciFeatures ( > > > > > > > > > > > > > > > > + RootBridge > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // finally start those PCI bridge port devices only > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + return StartPciRootPortsOnBridge ( > > > > > > > > > > > > > > > > + Controller, > > > > > > > > > > > > > > > > + RootBridge > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > +} > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > /** > > > > > > > > > > > > > > > > Start to manage all the PCI devices it found previously= under > > > > > > > > > > > > > > > > the entire host bridge. > > > > > > > > > > > > > > > > diff --git a/MdeModulePkg/Bus/Pci/PciBusDxe/PciEnumerator.= c > > > > > > > > b/MdeModulePkg/Bus/Pci/PciBusDxe/PciEnumerator.c > > > > > > > > index 8db1ebf8ec..0a56668380 100644 > > > > > > > > --- a/MdeModulePkg/Bus/Pci/PciBusDxe/PciEnumerator.c > > > > > > > > +++ b/MdeModulePkg/Bus/Pci/PciBusDxe/PciEnumerator.c > > > > > > > > @@ -1003,7 +1003,7 @@ PciHostBridgeAdjustAllocation ( > > > > > > > > Status =3D RejectPciDevice (PciResNode->PciDev); > > > > > > > > > > > > > > > > if (Status =3D=3D EFI_SUCCESS) { > > > > > > > > > > > > > > > > DEBUG (( > > > > > > > > > > > > > > > > - EFI_D_ERROR, > > > > > > > > > > > > > > > > + DEBUG_ERROR, > > > > > > > > > > > > > > > > "PciBus: [%02x|%02x|%02x] was rejected due to res= ource > > > > > > > > confliction.\n", > > > > > > > > > > > > > > > > PciResNode->PciDev->BusNumber, PciResNode->PciDev= - > > > > > > > > >DeviceNumber, PciResNode->PciDev->FunctionNumber > > > > > > > > > > > > > > > > )); > > > > > > > > > > > > > > > > @@ -1746,7 +1746,7 @@ NotifyPhase ( > > > > > > > > > > > > > > > > > > > > > > > > HostBridgeHandle =3D NULL; > > > > > > > > > > > > > > > > RootBridgeHandle =3D NULL; > > > > > > > > > > > > > > > > - if (gPciPlatformProtocol !=3D NULL) { > > > > > > > > > > > > > > > > + if ( CheckPciPlatformProtocolInstall()) { > > > > > > > > > > > > > > > > // > > > > > > > > > > > > > > > > // Get Host Bridge Handle. > > > > > > > > > > > > > > > > // > > > > > > > > > > > > > > > > @@ -1770,42 +1770,11 @@ NotifyPhase ( > > > > > > > > // > > > > > > > > > > > > > > > > // Call PlatformPci::PlatformNotify() if the protocol= is present. > > > > > > > > > > > > > > > > // > > > > > > > > > > > > > > > > - gPciPlatformProtocol->PlatformNotify ( > > > > > > > > > > > > > > > > - gPciPlatformProtocol, > > > > > > > > > > > > > > > > - HostBridgeHandle, > > > > > > > > > > > > > > > > - Phase, > > > > > > > > > > > > > > > > - ChipsetEntry > > > > > > > > > > > > > > > > - ); > > > > > > > > > > > > > > > > - } else if (gPciOverrideProtocol !=3D NULL){ > > > > > > > > > > > > > > > > - // > > > > > > > > > > > > > > > > - // Get Host Bridge Handle. > > > > > > > > > > > > > > > > - // > > > > > > > > > > > > > > > > - PciResAlloc->GetNextRootBridge (PciResAlloc, > > > &RootBridgeHandle); > > > > > > > > > > > > > > > > - > > > > > > > > > > > > > > > > - // > > > > > > > > > > > > > > > > - // Get the rootbridge Io protocol to find the host br= idge handle > > > > > > > > > > > > > > > > - // > > > > > > > > > > > > > > > > - Status =3D gBS->HandleProtocol ( > > > > > > > > > > > > > > > > - RootBridgeHandle, > > > > > > > > > > > > > > > > - &gEfiPciRootBridgeIoProtocolGuid, > > > > > > > > > > > > > > > > - (VOID **) &PciRootBridgeIo > > > > > > > > > > > > > > > > - ); > > > > > > > > > > > > > > > > - > > > > > > > > > > > > > > > > - if (EFI_ERROR (Status)) { > > > > > > > > > > > > > > > > - return EFI_NOT_FOUND; > > > > > > > > > > > > > > > > - } > > > > > > > > > > > > > > > > - > > > > > > > > > > > > > > > > - HostBridgeHandle =3D PciRootBridgeIo->ParentHandle; > > > > > > > > > > > > > > > > - > > > > > > > > > > > > > > > > - // > > > > > > > > > > > > > > > > - // Call PlatformPci::PhaseNotify() if the protocol is= present. > > > > > > > > > > > > > > > > - // > > > > > > > > > > > > > > > > - gPciOverrideProtocol->PlatformNotify ( > > > > > > > > > > > > > > > > - gPciOverrideProtocol, > > > > > > > > > > > > > > > > - HostBridgeHandle, > > > > > > > > > > > > > > > > - Phase, > > > > > > > > > > > > > > > > - ChipsetEntry > > > > > > > > > > > > > > > > - ); > > > > > > > > > > > > > > > > + PciPlatformNotifyPhase ( > > > > > > > > > > > > > > > > + HostBridgeHandle, > > > > > > > > > > > > > > > > + Phase, > > > > > > > > > > > > > > > > + ChipsetEntry > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > } > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > Status =3D PciResAlloc->NotifyPhase ( > > > > > > > > > > > > > > > > @@ -1813,27 +1782,15 @@ NotifyPhase ( > > > > > > > > Phase > > > > > > > > > > > > > > > > ); > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > - if (gPciPlatformProtocol !=3D NULL) { > > > > > > > > > > > > > > > > + if ( CheckPciPlatformProtocolInstall()) { > > > > > > > > > > > > > > > > // > > > > > > > > > > > > > > > > // Call PlatformPci::PlatformNotify() if the protocol= is present. > > > > > > > > > > > > > > > > // > > > > > > > > > > > > > > > > - gPciPlatformProtocol->PlatformNotify ( > > > > > > > > > > > > > > > > - gPciPlatformProtocol, > > > > > > > > > > > > > > > > - HostBridgeHandle, > > > > > > > > > > > > > > > > - Phase, > > > > > > > > > > > > > > > > - ChipsetExit > > > > > > > > > > > > > > > > - ); > > > > > > > > > > > > > > > > - > > > > > > > > > > > > > > > > - } else if (gPciOverrideProtocol !=3D NULL) { > > > > > > > > > > > > > > > > - // > > > > > > > > > > > > > > > > - // Call PlatformPci::PhaseNotify() if the protocol is= present. > > > > > > > > > > > > > > > > - // > > > > > > > > > > > > > > > > - gPciOverrideProtocol->PlatformNotify ( > > > > > > > > > > > > > > > > - gPciOverrideProtocol, > > > > > > > > > > > > > > > > - HostBridgeHandle, > > > > > > > > > > > > > > > > - Phase, > > > > > > > > > > > > > > > > - ChipsetExit > > > > > > > > > > > > > > > > - ); > > > > > > > > > > > > > > > > + PciPlatformNotifyPhase ( > > > > > > > > > > > > > > > > + HostBridgeHandle, > > > > > > > > > > > > > > > > + Phase, > > > > > > > > > > > > > > > > + ChipsetExit > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > } > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > return Status; > > > > > > > > > > > > > > > > @@ -1914,31 +1871,16 @@ PreprocessController ( > > > > > > > > RootBridgePciAddress.Bus =3D Bus; > > > > > > > > > > > > > > > > RootBridgePciAddress.ExtendedRegister =3D 0; > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > - if (gPciPlatformProtocol !=3D NULL) { > > > > > > > > > > > > > > > > - // > > > > > > > > > > > > > > > > - // Call PlatformPci::PrepController() if the protocol= is present. > > > > > > > > > > > > > > > > - // > > > > > > > > > > > > > > > > - gPciPlatformProtocol->PlatformPrepController ( > > > > > > > > > > > > > > > > - gPciPlatformProtocol, > > > > > > > > > > > > > > > > - HostBridgeHandle, > > > > > > > > > > > > > > > > - RootBridgeHandle, > > > > > > > > > > > > > > > > - RootBridgePciAddress, > > > > > > > > > > > > > > > > - Phase, > > > > > > > > > > > > > > > > - ChipsetEntry > > > > > > > > > > > > > > > > - ); > > > > > > > > > > > > > > > > - } else if (gPciOverrideProtocol !=3D NULL) { > > > > > > > > > > > > > > > > - // > > > > > > > > > > > > > > > > - // Call PlatformPci::PrepController() if the protocol= is present. > > > > > > > > > > > > > > > > - // > > > > > > > > > > > > > > > > - gPciOverrideProtocol->PlatformPrepController ( > > > > > > > > > > > > > > > > - gPciOverrideProtocol, > > > > > > > > > > > > > > > > - HostBridgeHandle, > > > > > > > > > > > > > > > > - RootBridgeHandle, > > > > > > > > > > > > > > > > - RootBridgePciAddress, > > > > > > > > > > > > > > > > - Phase, > > > > > > > > > > > > > > > > - ChipsetEntry > > > > > > > > > > > > > > > > - ); > > > > > > > > > > > > > > > > - } > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // Call PlatformPci::PrepController() if the protocol i= s present. > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + PciPlatformPreprocessController ( > > > > > > > > > > > > > > > > + HostBridgeHandle, > > > > > > > > > > > > > > > > + RootBridgeHandle, > > > > > > > > > > > > > > > > + RootBridgePciAddress, > > > > > > > > > > > > > > > > + Phase, > > > > > > > > > > > > > > > > + ChipsetEntry > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > Status =3D PciResAlloc->PreprocessController ( > > > > > > > > > > > > > > > > PciResAlloc, > > > > > > > > > > > > > > > > @@ -1947,31 +1889,16 @@ PreprocessController ( > > > > > > > > Phase > > > > > > > > > > > > > > > > ); > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > - if (gPciPlatformProtocol !=3D NULL) { > > > > > > > > > > > > > > > > - // > > > > > > > > > > > > > > > > - // Call PlatformPci::PrepController() if the protocol= is present. > > > > > > > > > > > > > > > > - // > > > > > > > > > > > > > > > > - gPciPlatformProtocol->PlatformPrepController ( > > > > > > > > > > > > > > > > - gPciPlatformProtocol, > > > > > > > > > > > > > > > > - HostBridgeHandle, > > > > > > > > > > > > > > > > - RootBridgeHandle, > > > > > > > > > > > > > > > > - RootBridgePciAddress, > > > > > > > > > > > > > > > > - Phase, > > > > > > > > > > > > > > > > - ChipsetExit > > > > > > > > > > > > > > > > - ); > > > > > > > > > > > > > > > > - } else if (gPciOverrideProtocol !=3D NULL) { > > > > > > > > > > > > > > > > - // > > > > > > > > > > > > > > > > - // Call PlatformPci::PrepController() if the protocol= is present. > > > > > > > > > > > > > > > > - // > > > > > > > > > > > > > > > > - gPciOverrideProtocol->PlatformPrepController ( > > > > > > > > > > > > > > > > - gPciOverrideProtocol, > > > > > > > > > > > > > > > > - HostBridgeHandle, > > > > > > > > > > > > > > > > - RootBridgeHandle, > > > > > > > > > > > > > > > > - RootBridgePciAddress, > > > > > > > > > > > > > > > > - Phase, > > > > > > > > > > > > > > > > - ChipsetExit > > > > > > > > > > > > > > > > - ); > > > > > > > > > > > > > > > > - } > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // Call PlatformPci::PrepController() if the protocol i= s present. > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + PciPlatformPreprocessController ( > > > > > > > > > > > > > > > > + HostBridgeHandle, > > > > > > > > > > > > > > > > + RootBridgeHandle, > > > > > > > > > > > > > > > > + RootBridgePciAddress, > > > > > > > > > > > > > > > > + Phase, > > > > > > > > > > > > > > > > + ChipsetExit > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > return EFI_SUCCESS; > > > > > > > > > > > > > > > > } > > > > > > > > > > > > > > > > diff --git > > > > > a/MdeModulePkg/Bus/Pci/PciBusDxe/PciEnumeratorSupport.c > > > > > > > > b/MdeModulePkg/Bus/Pci/PciBusDxe/PciEnumeratorSupport.c > > > > > > > > index c7eafff593..2343702154 100644 > > > > > > > > --- a/MdeModulePkg/Bus/Pci/PciBusDxe/PciEnumeratorSupport.= c > > > > > > > > +++ b/MdeModulePkg/Bus/Pci/PciBusDxe/PciEnumeratorSupport.= c > > > > > > > > @@ -230,7 +230,7 @@ PciSearchDevice ( > > > > > > > > PciIoDevice =3D NULL; > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > DEBUG (( > > > > > > > > > > > > > > > > - EFI_D_INFO, > > > > > > > > > > > > > > > > + DEBUG_INFO, > > > > > > > > > > > > > > > > "PciBus: Discovered %s @ [%02x|%02x|%02x]\n", > > > > > > > > > > > > > > > > IS_PCI_BRIDGE (Pci) ? L"PPB" : > > > > > > > > > > > > > > > > IS_CARDBUS_BRIDGE (Pci) ? L"P2C" : > > > > > > > > > > > > > > > > @@ -397,7 +397,7 @@ DumpPpbPaddingResource ( > > > > > > > > > > > > > > > > > > > > > > > > if ((Type !=3D PciBarTypeUnknown) && ((ResourceType = =3D=3D > > > > > > > > PciBarTypeUnknown) || (ResourceType =3D=3D Type))) { > > > > > > > > > > > > > > > > DEBUG (( > > > > > > > > > > > > > > > > - EFI_D_INFO, > > > > > > > > > > > > > > > > + DEBUG_INFO, > > > > > > > > > > > > > > > > " Padding: Type =3D %s; Alignment =3D 0x%lx;\tL= ength =3D 0x%lx\n", > > > > > > > > > > > > > > > > mBarTypeStr[Type], Descriptor->AddrRangeMax, Desc= riptor- > > > > > >AddrLen > > > > > > > > > > > > > > > > )); > > > > > > > > > > > > > > > > @@ -424,7 +424,7 @@ DumpPciBars ( > > > > > > > > } > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > DEBUG (( > > > > > > > > > > > > > > > > - EFI_D_INFO, > > > > > > > > > > > > > > > > + DEBUG_INFO, > > > > > > > > > > > > > > > > " BAR[%d]: Type =3D %s; Alignment =3D 0x%lx;\tLen= gth =3D > > > 0x%lx;\tOffset > > > > > =3D > > > > > > > > 0x%02x\n", > > > > > > > > > > > > > > > > Index, mBarTypeStr[MIN (PciIoDevice->PciBar[Index].= BarType, > > > > > > > > PciBarTypeMaxType)], > > > > > > > > > > > > > > > > PciIoDevice->PciBar[Index].Alignment, PciIoDevice- > > > > > > > > >PciBar[Index].Length, PciIoDevice->PciBar[Index].Offset > > > > > > > > > > > > > > > > @@ -437,13 +437,13 @@ DumpPciBars ( > > > > > > > > } > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > DEBUG (( > > > > > > > > > > > > > > > > - EFI_D_INFO, > > > > > > > > > > > > > > > > + DEBUG_INFO, > > > > > > > > > > > > > > > > " VFBAR[%d]: Type =3D %s; Alignment =3D 0x%lx;\tLen= gth =3D > > > > > 0x%lx;\tOffset =3D > > > > > > > > 0x%02x\n", > > > > > > > > > > > > > > > > Index, mBarTypeStr[MIN (PciIoDevice- > >VfPciBar[Index].BarType, > > > > > > > > PciBarTypeMaxType)], > > > > > > > > > > > > > > > > PciIoDevice->VfPciBar[Index].Alignment, PciIoDevice= - > > > > > > > > >VfPciBar[Index].Length, PciIoDevice->VfPciBar[Index].Offs= et > > > > > > > > > > > > > > > > )); > > > > > > > > > > > > > > > > } > > > > > > > > > > > > > > > > - DEBUG ((EFI_D_INFO, "\n")); > > > > > > > > > > > > > > > > + DEBUG ((DEBUG_INFO, "\n")); > > > > > > > > > > > > > > > > } > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > /** > > > > > > > > > > > > > > > > @@ -1903,7 +1903,7 @@ PciParseBar ( > > > > > > > > // Fix the length to support some special 64 bit BA= R > > > > > > > > > > > > > > > > // > > > > > > > > > > > > > > > > if (Value =3D=3D 0) { > > > > > > > > > > > > > > > > - DEBUG ((EFI_D_INFO, "[PciBus]BAR probing for uppe= r 32bit of > > > > > MEM64 > > > > > > > > BAR returns 0, change to 0xFFFFFFFF.\n")); > > > > > > > > > > > > > > > > + DEBUG ((DEBUG_INFO, "[PciBus]BAR probing for uppe= r 32bit > > > of > > > > > > > MEM64 > > > > > > > > BAR returns 0, change to 0xFFFFFFFF.\n")); > > > > > > > > > > > > > > > > Value =3D (UINT32) -1; > > > > > > > > > > > > > > > > } else { > > > > > > > > > > > > > > > > Value |=3D ((UINT32)(-1) << HighBitSet32 (Value))= ; > > > > > > > > > > > > > > > > @@ -2153,7 +2153,17 @@ CreatePciIoDevice ( > > > > > > > > NULL > > > > > > > > > > > > > > > > ); > > > > > > > > > > > > > > > > if (!EFI_ERROR (Status)) { > > > > > > > > > > > > > > > > - PciIoDevice->IsPciExp =3D TRUE; > > > > > > > > > > > > > > > > + PciIoDevice->IsPciExp =3D TRUE; > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // read the PCI device's entire PCI Express Capabilit= y structure > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + PciIo->Pci.Read ( > > > > > > > > > > > > > > > > + PciIo, > > > > > > > > > > > > > > > > + EfiPciIoWidthUint8, > > > > > > > > > > > > > > > > + PciIoDevice->PciExpressCapabilityOffset= , > > > > > > > > > > > > > > > > + sizeof (PCI_CAPABILITY_PCIEXP) / sizeof= (UINT8), > > > > > > > > > > > > > > > > + &PciIoDevice->PciExpStruct > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > } > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > if (PcdGetBool (PcdAriSupport)) { > > > > > > > > > > > > > > > > @@ -2206,7 +2216,7 @@ CreatePciIoDevice ( > > > > > > > > &Data32 > > > > > > > > > > > > > > > > ); > > > > > > > > > > > > > > > > DEBUG (( > > > > > > > > > > > > > > > > - EFI_D_INFO, > > > > > > > > > > > > > > > > + DEBUG_INFO, > > > > > > > > > > > > > > > > " ARI: forwarding enabled for PPB[%02x:%02x:%= 02x]\n", > > > > > > > > > > > > > > > > Bridge->BusNumber, > > > > > > > > > > > > > > > > Bridge->DeviceNumber, > > > > > > > > > > > > > > > > @@ -2215,7 +2225,7 @@ CreatePciIoDevice ( > > > > > > > > } > > > > > > > > > > > > > > > > } > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > - DEBUG ((EFI_D_INFO, " ARI: CapOffset =3D 0x%x\n", P= ciIoDevice- > > > > > > > > >AriCapabilityOffset)); > > > > > > > > > > > > > > > > + DEBUG ((DEBUG_INFO, " ARI: CapOffset =3D 0x%x\n", > > > PciIoDevice- > > > > > > > > >AriCapabilityOffset)); > > > > > > > > > > > > > > > > } > > > > > > > > > > > > > > > > } > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > @@ -2325,12 +2335,12 @@ CreatePciIoDevice ( > > > > > > > > PciIoDevice->ReservedBusNum =3D > > > (UINT16)(EFI_PCI_BUS_OF_RID > > > > > > > (LastVF) > > > > > > > > - Bus + 1); > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > DEBUG (( > > > > > > > > > > > > > > > > - EFI_D_INFO, > > > > > > > > > > > > > > > > + DEBUG_INFO, > > > > > > > > > > > > > > > > " SR-IOV: SupportedPageSize =3D 0x%x; SystemPageS= ize =3D 0x%x; > > > > > > > > FirstVFOffset =3D 0x%x;\n", > > > > > > > > > > > > > > > > SupportedPageSize, PciIoDevice->SystemPageSize >>= 12, > > > > > FirstVFOffset > > > > > > > > > > > > > > > > )); > > > > > > > > > > > > > > > > DEBUG (( > > > > > > > > > > > > > > > > - EFI_D_INFO, > > > > > > > > > > > > > > > > + DEBUG_INFO, > > > > > > > > > > > > > > > > " InitialVFs =3D 0x%x; ReservedBusNum =3D= 0x%x; CapOffset =3D > > > > > 0x%x\n", > > > > > > > > > > > > > > > > PciIoDevice->InitialVFs, PciIoDevice->ReservedBus= Num, > > > > > PciIoDevice- > > > > > > > > >SrIovCapabilityOffset > > > > > > > > > > > > > > > > )); > > > > > > > > > > > > > > > > @@ -2345,7 +2355,7 @@ CreatePciIoDevice ( > > > > > > > > NULL > > > > > > > > > > > > > > > > ); > > > > > > > > > > > > > > > > if (!EFI_ERROR (Status)) { > > > > > > > > > > > > > > > > - DEBUG ((EFI_D_INFO, " MR-IOV: CapOffset =3D 0x%x\n"= , > > > PciIoDevice- > > > > > > > > >MrIovCapabilityOffset)); > > > > > > > > > > > > > > > > + DEBUG ((DEBUG_INFO, " MR-IOV: CapOffset =3D 0x%x\n"= , > > > > > PciIoDevice- > > > > > > > > >MrIovCapabilityOffset)); > > > > > > > > > > > > > > > > } > > > > > > > > > > > > > > > > } > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > diff --git a/MdeModulePkg/Bus/Pci/PciBusDxe/PciFeatureSupp= ort.c > > > > > > > > b/MdeModulePkg/Bus/Pci/PciBusDxe/PciFeatureSupport.c > > > > > > > > new file mode 100644 > > > > > > > > index 0000000000..0819da6536 > > > > > > > > --- /dev/null > > > > > > > > +++ b/MdeModulePkg/Bus/Pci/PciBusDxe/PciFeatureSupport.c > > > > > > > > @@ -0,0 +1,1601 @@ > > > > > > > > +/** @file > > > > > > > > > > > > > > > > + PCI standard feature support functions implementation f= or PCI > > > Bus > > > > > > > > module.. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +Copyright (c) 2019, Intel Corporation. All rights reserve= d.
> > > > > > > > > > > > > > > > +SPDX-License-Identifier: BSD-2-Clause-Patent > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +#include "PciFeatureSupport.h" > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + A gobal pointer to PRIMARY_ROOT_PORT_NODE buffer to tra= ck > > > all > > > > > the > > > > > > > > primary physical > > > > > > > > > > > > > > > > + PCI Root Ports (PCI Controllers) for a given PCI Root B= ridge > > > instance > > > > > while > > > > > > > > > > > > > > > > + enumerating to configure the PCI features > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +PRIMARY_ROOT_PORT_NODE *mPrimaryRoot= PortList; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + A gobal pointer to > > > OTHER_PCI_FEATURES_CONFIGURATION_TABLE > > > > > > > buffer > > > > > > > > all the PCI > > > > > > > > > > > > > > > > + Feature configuration Table nodes to pair against each = of the > > > > > > > > PRIMARY_ROOT_PORT_NODE > > > > > > > > > > > > > > > > + buffer nodes. Each node of these is used to align all t= he PCI > > > devices > > > > > > > > originating > > > > > > > > > > > > > > > > + from the PCI Root Port devices of a PCI Root Bridge ins= tance > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +OTHER_PCI_FEATURES_CONFIGURATION_TABLE > > > > > > > > *mPciFeaturesConfigurationTableInstances; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + A global pointer to > > > > > PCI_FEATURE_CONFIGURATION_COMPLETION_LIST, > > > > > > > > which stores all > > > > > > > > > > > > > > > > + the PCI Root Bridge instances that are enumerated for t= he other > > > PCI > > > > > > > > features, > > > > > > > > > > > > > > > > + like MaxPayloadSize & MaxReadReqSize; during the the St= art() > > > > > interface > > > > > > > of > > > > > > > > the > > > > > > > > > > > > > > > > + driver binding protocol. The records pointed by this po= inter would > > > be > > > > > > > > destroyed > > > > > > > > > > > > > > > > + when the DXE core invokes the Stop() interface. > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +PCI_FEATURE_CONFIGURATION_COMPLETION_LIST > > > > > > > > *mPciFeaturesConfigurationCompletionList =3D NULL; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + Main routine to indicate platform selection of any of t= he other > PCI > > > > > > > features > > > > > > > > > > > > > > > > + to be configured by this driver > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @retval TRUE platform has selected the other PCI fea= tures to > be > > > > > > > > configured > > > > > > > > > > > > > > > > + FALSE platform has not selected any of the ot= her PCI > > > features > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +BOOLEAN > > > > > > > > > > > > > > > > +CheckOtherPciFeaturesPcd ( > > > > > > > > > > > > > > > > + ) > > > > > > > > > > > > > > > > +{ > > > > > > > > > > > > > > > > + return PcdGet32 ( PcdOtherPciFeatures) ? TRUE : FALSE; > > > > > > > > > > > > > > > > +} > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + Main routine to indicate whether the platform has selec= ted the > > > > > > > > Max_Payload_Size > > > > > > > > > > > > > > > > + PCI feature to be configured by this driver > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @retval TRUE platform has selected the Max_Payload_S= ize to > > > be > > > > > > > > configured > > > > > > > > > > > > > > > > + FALSE platform has not selected this feature > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +BOOLEAN > > > > > > > > > > > > > > > > +SetupMaxPayloadSize ( > > > > > > > > > > > > > > > > + ) > > > > > > > > > > > > > > > > +{ > > > > > > > > > > > > > > > > + return (PcdGet32 ( PcdOtherPciFeatures) & > > > > > > > > PCI_FEATURE_SUPPORT_FLAG_MPS) ? TRUE : FALSE; > > > > > > > > > > > > > > > > +} > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + Main routine to indicate whether the platform has selec= ted the > > > > > > > > Max_Read_Req_Size > > > > > > > > > > > > > > > > + PCI feature to be configured by this driver > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @retval TRUE platform has selected the Max_Read_Req_= Size to > > > be > > > > > > > > configured > > > > > > > > > > > > > > > > + FALSE platform has not selected this feature > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +BOOLEAN > > > > > > > > > > > > > > > > +SetupMaxReadReqSize ( > > > > > > > > > > > > > > > > + ) > > > > > > > > > > > > > > > > +{ > > > > > > > > > > > > > > > > + return (PcdGet32 ( PcdOtherPciFeatures) & > > > > > > > > PCI_FEATURE_SUPPORT_FLAG_MRRS) ? TRUE : FALSE; > > > > > > > > > > > > > > > > +} > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + Helper routine which determines whether the given PCI R= oot > > > Bridge > > > > > > > > instance > > > > > > > > > > > > > > > > + record already exist. This routine shall help avoid dup= licate record > > > > > > > creation > > > > > > > > > > > > > > > > + in case of re-enumeration of PCI configuation features. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @param RootBridge A pointer to the PCI_IO= _DEVICE for > > > the > > > > > Root > > > > > > > > Bridge > > > > > > > > > > > > > > > > + @param PciFeatureConfigRecord A pointer to a pointer = for type > > > > > > > > > > > > > > > > + > > > PCI_FEATURE_CONFIGURATION_COMPLETION_LIST > > > > > > > > > > > > > > > > + record, Use to return t= he specific record. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @retval TRUE Record already exist > > > > > > > > > > > > > > > > + FALSE Record does not exist f= or the given PCI Root > > > > > Bridge > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +BOOLEAN > > > > > > > > > > > > > > > > +CheckPciFeatureConfigurationRecordExist ( > > > > > > > > > > > > > > > > + IN PCI_IO_DEVICE *RootBrid= ge, > > > > > > > > > > > > > > > > + OUT PCI_FEATURE_CONFIGURATION_COMPLETION_LIST > > > > > > > > **PciFeatureConfigRecord > > > > > > > > > > > > > > > > + ) > > > > > > > > > > > > > > > > +{ > > > > > > > > > > > > > > > > + LIST_ENTRY *Link; > > > > > > > > > > > > > > > > + PCI_FEATURE_CONFIGURATION_COMPLETION_LIST *Temp; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + if ( mPciFeaturesConfigurationCompletionList) { > > > > > > > > > > > > > > > > + Link =3D &mPciFeaturesConfigurationCompletionList- > > > >RootBridgeLink; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + do { > > > > > > > > > > > > > > > > + Temp =3D > > > > > > > > PCI_FEATURE_CONFIGURATION_COMPLETION_LIST_FROM_LINK > > > > > (Link); > > > > > > > > > > > > > > > > + if ( Temp->RootBridgeHandle =3D=3D RootBridge->Hand= le) { > > > > > > > > > > > > > > > > + *PciFeatureConfigRecord =3D Temp; > > > > > > > > > > > > > > > > + return TRUE; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + Link =3D Link->ForwardLink; > > > > > > > > > > > > > > > > + } while (Link !=3D &mPciFeaturesConfigurationCompleti= onList- > > > > > > > > >RootBridgeLink); > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // not found on the PCI feature configuration completio= n list > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + *PciFeatureConfigRecord =3D NULL; > > > > > > > > > > > > > > > > + return FALSE; > > > > > > > > > > > > > > > > +} > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + This routine is primarily to avoid multiple configurati= on of PCI > > > features > > > > > > > > > > > > > > > > + to the same PCI Root Bridge due to EDK2 core's > ConnectController > > > > > calls > > > > > > > on > > > > > > > > > > > > > > > > + all the EFI handles. This routine also provide re-enume= ration of > > > the > > > > > PCI > > > > > > > > > > > > > > > > + features on the same PCI Root Bridge based on the polic= y of > > > > > > > > ReEnumeratePciFeatureConfiguration > > > > > > > > > > > > > > > > + of the PCI_FEATURE_CONFIGURATION_COMPLETION_LIST. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @param RootBridge A pointer to the PCI_IO= _DEVICE for > > > the > > > > > Root > > > > > > > > Bridge > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @retval TRUE PCI Feature configurati= on required for > the > > > PCI > > > > > > > > > > > > > > > > + Root Bridge > > > > > > > > > > > > > > > > + FALSE PCI Feature configurati= on is not required to > be > > > > > > > > > > > > > > > > + re-enumerated for the P= CI Root Bridge > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +BOOLEAN > > > > > > > > > > > > > > > > +CheckPciFeaturesConfigurationRequired ( > > > > > > > > > > > > > > > > + IN PCI_IO_DEVICE *RootBridge > > > > > > > > > > > > > > > > + ) > > > > > > > > > > > > > > > > +{ > > > > > > > > > > > > > > > > + LIST_ENTRY *Link; > > > > > > > > > > > > > > > > + PCI_FEATURE_CONFIGURATION_COMPLETION_LIST *Temp; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + if ( mPciFeaturesConfigurationCompletionList) { > > > > > > > > > > > > > > > > + Link =3D &mPciFeaturesConfigurationCompletionList- > > > >RootBridgeLink; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + do { > > > > > > > > > > > > > > > > + Temp =3D > > > > > > > > PCI_FEATURE_CONFIGURATION_COMPLETION_LIST_FROM_LINK > > > > > (Link); > > > > > > > > > > > > > > > > + if ( Temp->RootBridgeHandle =3D=3D RootBridge->Hand= le) { > > > > > > > > > > > > > > > > + return Temp->ReEnumeratePciFeatureConfiguration; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + Link =3D Link->ForwardLink; > > > > > > > > > > > > > > > > + } while (Link !=3D &mPciFeaturesConfigurationCompleti= onList- > > > > > > > > >RootBridgeLink); > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // not found on the PCI feature configuration completio= n list, > > > return > > > > > as > > > > > > > > required > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + return TRUE; > > > > > > > > > > > > > > > > +} > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + This routine finds the duplicate record if exist and as= signs the re- > > > > > > > > enumeration > > > > > > > > > > > > > > > > + requirement flag, as passed as input. It creates new re= cord for > > > the > > > > > PCI > > > > > > > > Root > > > > > > > > > > > > > > > > + Bridge and appends the list after updating its re-enume= ration > flag. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @param RootBridge A pointer to PCI_IO_DEVIC= E of the > > > Root > > > > > > > Bridge > > > > > > > > > > > > > > > > + @param ReEnumerationRequired A BOOLEAN for recording t= he > > > re- > > > > > > > > enumeration requirement > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @retval EFI_SUCCESS new record inserted into = the list or > > > > > updated > > > > > > > the > > > > > > > > > > > > > > > > + existing record > > > > > > > > > > > > > > > > + EFI_INVALID_PARAMETER Unexpected error as > > > > > > > > CheckPciFeatureConfigurationRecordExist > > > > > > > > > > > > > > > > + reports as record exist b= ut does not return its > > > pointer > > > > > > > > > > > > > > > > + EFI_OUT_OF_RESOURCES Not able to create PCI fe= atures > > > > > > > configuratin > > > > > > > > complete > > > > > > > > > > > > > > > > + record for the RootBridge > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +EFI_STATUS > > > > > > > > > > > > > > > > +AddRootBridgeInPciFeaturesConfigCompletionList ( > > > > > > > > > > > > > > > > + IN PCI_IO_DEVICE *RootBridge, > > > > > > > > > > > > > > > > + IN BOOLEAN ReEnumerationRequired > > > > > > > > > > > > > > > > + ) > > > > > > > > > > > > > > > > +{ > > > > > > > > > > > > > > > > + PCI_FEATURE_CONFIGURATION_COMPLETION_LIST *Temp; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + if ( CheckPciFeatureConfigurationRecordExist ( RootBrid= ge, > > > &Temp)) > > > > > { > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // this PCI Root Bridge record already exist; it may = have been re- > > > > > > > > enumerated > > > > > > > > > > > > > > > > + // hence just update its enumeration required flag ag= ain to exit > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + if ( Temp) { > > > > > > > > > > > > > > > > + Temp->ReEnumeratePciFeatureConfiguration =3D > > > > > > > > ReEnumerationRequired; > > > > > > > > > > > > > > > > + return EFI_SUCCESS; > > > > > > > > > > > > > > > > + } else { > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // PCI feature configuration complete record report= ed as exist > > > and > > > > > no > > > > > > > > > > > > > > > > + // record pointer returned > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + return EFI_INVALID_PARAMETER; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + } else { > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + Temp =3D AllocateZeroPool ( sizeof > > > > > > > > ( PCI_FEATURE_CONFIGURATION_COMPLETION_LIST)); > > > > > > > > > > > > > > > > + if ( !Temp) { > > > > > > > > > > > > > > > > + return EFI_OUT_OF_RESOURCES; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + Temp->Signature =3D > > > > > > > > PCI_FEATURE_CONFIGURATION_SIGNATURE; > > > > > > > > > > > > > > > > + Temp->RootBridgeHandle =3D RootBri= dge->Handle; > > > > > > > > > > > > > > > > + Temp->ReEnumeratePciFeatureConfiguration =3D > > > > > > > ReEnumerationRequired; > > > > > > > > > > > > > > > > + if ( mPciFeaturesConfigurationCompletionList) { > > > > > > > > > > > > > > > > + InsertTailList ( &mPciFeaturesConfigurationCompleti= onList- > > > > > > > > >RootBridgeLink, > > > > > > > > > > > > > > > > + &Temp->RootBridgeLink); > > > > > > > > > > > > > > > > + } else { > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // init the very first node of the Root Bridge > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + mPciFeaturesConfigurationCompletionList =3D Temp; > > > > > > > > > > > > > > > > + InitializeListHead ( &mPciFeaturesConfigurationComp= letionList- > > > > > > > > >RootBridgeLink); > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + return EFI_SUCCESS; > > > > > > > > > > > > > > > > +} > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + Free up memory alloted for the primary physical PCI Roo= t ports of > > > the > > > > > > > PCI > > > > > > > > Root > > > > > > > > > > > > > > > > + Bridge instance. Free up all the nodes of type > > > > > > > > PRIMARY_ROOT_PORT_NODE. > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +VOID > > > > > > > > > > > > > > > > +DestroyPrimaryRootPortNodes () > > > > > > > > > > > > > > > > +{ > > > > > > > > > > > > > > > > + LIST_ENTRY *Link; > > > > > > > > > > > > > > > > + PRIMARY_ROOT_PORT_NODE *Temp; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + if ( mPrimaryRootPortList) { > > > > > > > > > > > > > > > > + Link =3D &mPrimaryRootPortList->NeighborRootPort; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + if ( IsListEmpty ( Link)) { > > > > > > > > > > > > > > > > + FreePool ( mPrimaryRootPortList); > > > > > > > > > > > > > > > > + } else { > > > > > > > > > > > > > > > > + do { > > > > > > > > > > > > > > > > + if ( Link->ForwardLink !=3D &mPrimaryRootPortList= - > > > > > >NeighborRootPort) > > > > > > > { > > > > > > > > > > > > > > > > + Link =3D Link->ForwardLink; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + Temp =3D PRIMARY_ROOT_PORT_NODE_FROM_LINK ( Link)= ; > > > > > > > > > > > > > > > > + Link =3D RemoveEntryList ( Link); > > > > > > > > > > > > > > > > + FreePool ( Temp); > > > > > > > > > > > > > > > > + } while ( !IsListEmpty ( Link)); > > > > > > > > > > > > > > > > + FreePool ( mPrimaryRootPortList); > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + mPrimaryRootPortList =3D NULL; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > +} > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + Free up the memory allocated for temporarily maintainin= g the PCI > > > > > > > feature > > > > > > > > > > > > > > > > + configuration table for all the nodes of the primary PC= I Root port. > > > > > > > > > > > > > > > > + Free up memory alloted for > > > > > > > > OTHER_PCI_FEATURES_CONFIGURATION_TABLE. > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +VOID > > > > > > > > > > > > > > > > +ErasePciFeaturesConfigurationTable ( > > > > > > > > > > > > > > > > + ) > > > > > > > > > > > > > > > > +{ > > > > > > > > > > > > > > > > + if ( mPciFeaturesConfigurationTableInstances) { > > > > > > > > > > > > > > > > + FreePool ( mPciFeaturesConfigurationTableInstances); > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + mPciFeaturesConfigurationTableInstances =3D NULL; > > > > > > > > > > > > > > > > +} > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + Routine meant for initializing any global variables use= d. It > primarily > > > > > cleans > > > > > > > > > > > > > > > > + up the internal data structure memory allocated for the= previous > > > PCI > > > > > > > Root > > > > > > > > Bridge > > > > > > > > > > > > > > > > + instance. This should be the first routine to call for = any virtual PCI > > > > > Root > > > > > > > > > > > > > > > > + Bridge instance. > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +VOID > > > > > > > > > > > > > > > > +SetupPciFeaturesConfigurationDefaults () > > > > > > > > > > > > > > > > +{ > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // delete the primary root port list > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + if (mPrimaryRootPortList) { > > > > > > > > > > > > > > > > + DestroyPrimaryRootPortNodes (); > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + if ( mPciFeaturesConfigurationTableInstances) { > > > > > > > > > > > > > > > > + ErasePciFeaturesConfigurationTable (); > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > +} > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + Helper routine to determine whether the PCI device is a= physical > > > root > > > > > > > port > > > > > > > > > > > > > > > > + recorded in the list. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @param PciDevice A pointer to th= e PCI_IO_DEVICE. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @retval TRUE The PCI device = instance is a primary > > > > > > > > > > > > > > > > + primary physica= l PCI Root Port > > > > > > > > > > > > > > > > + FALSE Not a primary p= hysical PCI Root port > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +BOOLEAN > > > > > > > > > > > > > > > > +CheckRootBridgePrimaryPort ( > > > > > > > > > > > > > > > > + IN PCI_IO_DEVICE *PciDevice > > > > > > > > > > > > > > > > + ) > > > > > > > > > > > > > > > > +{ > > > > > > > > > > > > > > > > + LIST_ENTRY *Link; > > > > > > > > > > > > > > > > + PRIMARY_ROOT_PORT_NODE *Temp; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + if ( !mPrimaryRootPortList) { > > > > > > > > > > > > > > > > + return FALSE; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + Link =3D &mPrimaryRootPortList->NeighborRootPort; > > > > > > > > > > > > > > > > + do { > > > > > > > > > > > > > > > > + Temp =3D PRIMARY_ROOT_PORT_NODE_FROM_LINK ( Link); > > > > > > > > > > > > > > > > + if ( Temp->RootBridgeHandle =3D=3D PciDevice->Parent-= >Handle > > > > > > > > > > > > > > > > + && Temp->RootPortHandle =3D=3D PciDevice->Handle)= { > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // the given PCI device is the primary root port of= the Root > > > Bridge > > > > > > > > controller > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + return TRUE; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + Link =3D Link->ForwardLink; > > > > > > > > > > > > > > > > + } while ( Link !=3D &mPrimaryRootPortList->NeighborRoot= Port); > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // the given PCI device is not the primary root port of= the Bridge > > > > > > > controller > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + return FALSE; > > > > > > > > > > > > > > > > +} > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + Main routine to determine the child PCI devices of a ph= ysical PCI > > > > > bridge > > > > > > > > device > > > > > > > > > > > > > > > > + and group them under a common internal PCI features > > > Configuration > > > > > > > table. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @param PciDevice A pointer to th= e PCI_IO_DEVICE. > > > > > > > > > > > > > > > > + @param PciFeaturesConfigTable A pointer to a = pointer to > > > the > > > > > > > > > > > > > > > > + > > > > OTHER_PCI_FEATURES_CONFIGURATION_TABLE. > > > > > > > > > > > > > > > > + Returns NULL in= case of RCiEP or the PCI > > > > > > > > > > > > > > > > + device does mat= ch with any of the physical > > > > > > > > > > > > > > > > + Root ports, or = it does not belong to any > > > > > > > > > > > > > > > > + Root port's PCU= bus range (not a child) > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @retval EFI_SUCCESS able to determi= ne the PCI > feature > > > > > > > > > > > > > > > > + configuration t= able. For RCiEP since > > > > > > > > > > > > > > > > + since it is not= prepared. > > > > > > > > > > > > > > > > + EFI_NOT_FOUND the PCI feature= configuration > table > > > > > does > > > > > > > > > > > > > > > > + not exist as th= e PCI physical Bridge device > > > > > > > > > > > > > > > > + is not found fo= r this device's parent > > > > > > > > > > > > > > > > + Root Bridge ins= tance > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +EFI_STATUS > > > > > > > > > > > > > > > > +GetPciFeaturesConfigurationTable ( > > > > > > > > > > > > > > > > + IN PCI_IO_DEVICE *PciDevice, > > > > > > > > > > > > > > > > + OUT OTHER_PCI_FEATURES_CONFIGURATION_TABLE > > > > > > > > **PciFeaturesConfigTable > > > > > > > > > > > > > > > > + ) > > > > > > > > > > > > > > > > +{ > > > > > > > > > > > > > > > > + LIST_ENTRY *Link; > > > > > > > > > > > > > > > > + PRIMARY_ROOT_PORT_NODE *Temp; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + if ( !mPrimaryRootPortList) { > > > > > > > > > > > > > > > > + *PciFeaturesConfigTable =3D NULL; > > > > > > > > > > > > > > > > + return EFI_NOT_FOUND; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // The PCI features configuration table is not built fo= r RCiEP, > > > return > > > > > NULL > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + if ( PciDevice->PciExpStruct.Capability.Bits.DevicePort= Type =3D=3D \ > > > > > > > > > > > > > > > > + > > > > > PCIE_DEVICE_PORT_TYPE_ROOT_COMPLEX_INTEGRATED_ENDPOINT) > > > > > > > > { > > > > > > > > > > > > > > > > + *PciFeaturesConfigTable =3D NULL; > > > > > > > > > > > > > > > > + return EFI_SUCCESS; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + Link =3D &mPrimaryRootPortList->NeighborRootPort; > > > > > > > > > > > > > > > > + do { > > > > > > > > > > > > > > > > + Temp =3D PRIMARY_ROOT_PORT_NODE_FROM_LINK ( Link); > > > > > > > > > > > > > > > > + if ( Temp->RootBridgeHandle =3D=3D PciDevice->Parent-= >Handle > > > > > > > > > > > > > > > > + && Temp->RootPortHandle =3D=3D PciDevice->Handle)= { > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // the given PCI device is the primary root port of= the Root > > > Bridge > > > > > > > > controller > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + *PciFeaturesConfigTable =3D Temp- > > > > > > > >OtherPciFeaturesConfigurationTable; > > > > > > > > > > > > > > > > + return EFI_SUCCESS; > > > > > > > > > > > > > > > > + } else { > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // check this PCI device belongs to the primary roo= t port of the > > > root > > > > > > > > bridge > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + if ( PciDevice->BusNumber >=3D Temp->SecondaryBusSt= art > > > > > > > > > > > > > > > > + && PciDevice->BusNumber <=3D Temp->SecondaryBus= End) { > > > > > > > > > > > > > > > > + *PciFeaturesConfigTable =3D Temp- > > > > > > > >OtherPciFeaturesConfigurationTable; > > > > > > > > > > > > > > > > + return EFI_SUCCESS; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + Link =3D Link->ForwardLink; > > > > > > > > > > > > > > > > + } while ( Link !=3D &mPrimaryRootPortList->NeighborRoot= Port); > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // the PCI device must be RCiEP, does not belong to any= primary > > > root > > > > > > > port > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + *PciFeaturesConfigTable =3D NULL; > > > > > > > > > > > > > > > > + return EFI_SUCCESS; > > > > > > > > > > > > > > > > +} > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + The helper routine to retrieve the PCI bus numbers from= the PCI > > > > > Bridge > > > > > > > or > > > > > > > > Root > > > > > > > > > > > > > > > > + port device. Assumes the input PCI device has the PCI T= ype 1 > > > > > > > configuration > > > > > > > > header. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @param PciDevice A pointer to th= e PCI_IO_DEVICE. > > > > > > > > > > > > > > > > + @param PrimaryBusNumber A pointer to re= turn the PCI > > > > > Priamry > > > > > > > > > > > > > > > > + Bus number. > > > > > > > > > > > > > > > > + @param SecondaryBusNumber A pointer to re= turn the PCI > > > > > > > > Secondary > > > > > > > > > > > > > > > > + Bus number. > > > > > > > > > > > > > > > > + @param SubordinateBusNumber A pointer to re= turn the > > > PCI > > > > > > > > Subordinate > > > > > > > > > > > > > > > > + Bus number. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @retval EFI_SUCCESS The data was read from th= e PCI > device. > > > > > > > > > > > > > > > > + @retval EFI_UNSUPPORTED The address range specifi= ed by > > > Offset, > > > > > > > > Width, and Count is not > > > > > > > > > > > > > > > > + valid for the PCI configu= ration header of the PCI > > > > device. > > > > > > > > > > > > > > > > + @retval EFI_INVALID_PARAMETER input parameters provided= to > > > the > > > > > > > read > > > > > > > > operation were invalid. > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +EFI_STATUS > > > > > > > > > > > > > > > > +GetPciRootPortBusAssigned ( > > > > > > > > > > > > > > > > + IN PCI_IO_DEVICE *PciDevice, > > > > > > > > > > > > > > > > + OUT UINT8 *PrimaryBus= Number, > > > > > > > > > > > > > > > > + OUT UINT8 *SecondaryB= usNumber, > > > > > > > > > > > > > > > > + OUT UINT8 *Subordinat= eBusNumber > > > > > > > > > > > > > > > > + ) > > > > > > > > > > > > > > > > +{ > > > > > > > > > > > > > > > > + EFI_STATUS Status; > > > > > > > > > > > > > > > > + UINT32 RootPortBus= Assigned; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + Status =3D PciDevice->PciIo.Pci.Read ( > > > > > > > > > > > > > > > > + &PciDevice->PciIo, > > > > > > > > > > > > > > > > + EfiPciIoWidthUint32, > > > > > > > > > > > > > > > > + > PCI_BRIDGE_PRIMARY_BUS_REGISTER_OFFSET, > > > > > > > > > > > > > > > > + 1, > > > > > > > > > > > > > > > > + &RootPortBusAssigned > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + if ( !EFI_ERROR(Status)) { > > > > > > > > > > > > > > > > + if ( PrimaryBusNumber) { > > > > > > > > > > > > > > > > + *PrimaryBusNumber =3D (UINT8) (0xFF & RootPortBusAs= signed); > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + if ( SecondaryBusNumber) { > > > > > > > > > > > > > > > > + *SecondaryBusNumber =3D (UINT8)(0xFF & > > > (RootPortBusAssigned >> > > > > > 8)); > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + if ( SubordinateBusNumber) { > > > > > > > > > > > > > > > > + *SubordinateBusNumber =3D (UINT8)(0xFF & > > > > > (RootPortBusAssigned >> > > > > > > > > 16)); > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + return Status; > > > > > > > > > > > > > > > > +} > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + This routine determines the existance of the child PCI = device for > > > the > > > > > > > given > > > > > > > > > > > > > > > > + PCI Root / Bridge Port device. Always assumes the input= PCI > > > device is > > > > > the > > > > > > > > bridge > > > > > > > > > > > > > > > > + or PCI-PCI Bridge device. This routine should not be us= ed with PCI > > > > > > > > endpoint device. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @param PciDevice A pointer to th= e PCI_IO_DEVICE. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @retval TRUE child device ex= ist > > > > > > > > > > > > > > > > + FALSE no child device > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +BOOLEAN > > > > > > > > > > > > > > > > +IsPciRootPortEmpty ( > > > > > > > > > > > > > > > > + IN PCI_IO_DEVICE *PciDevice > > > > > > > > > > > > > > > > + ) > > > > > > > > > > > > > > > > +{ > > > > > > > > > > > > > > > > + UINT8 SecBus, > > > > > > > > > > > > > > > > + SubBus; > > > > > > > > > > > > > > > > + EFI_STATUS Status; > > > > > > > > > > > > > > > > + LIST_ENTRY *Link; > > > > > > > > > > > > > > > > + PCI_IO_DEVICE *NextPciDev= ice; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // check secondary & suboridinate bus numbers for its e= ndpoint > > > > > device > > > > > > > > > > > > > > > > + // existance > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + Status =3D GetPciRootPortBusAssigned ( PciDevice, NULL,= &SecBus, > > > > > > > > &SubBus); > > > > > > > > > > > > > > > > + if ( !EFI_ERROR( Status)) { > > > > > > > > > > > > > > > > + Link =3D PciDevice->ChildList.ForwardLink; > > > > > > > > > > > > > > > > + if ( IsListEmpty ( Link)) { > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // return as PCI Root port empty > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + DEBUG (( DEBUG_INFO, "RP empty,")); > > > > > > > > > > > > > > > > + return TRUE; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + do { > > > > > > > > > > > > > > > > + NextPciDevice =3D PCI_IO_DEVICE_FROM_LINK ( Link); > > > > > > > > > > > > > > > > + DEBUG (( DEBUG_INFO, "dev@%x", NextPciDevice- > > > >BusNumber)); > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + if ( NextPciDevice->BusNumber >=3D SecBus > > > > > > > > > > > > > > > > + && NextPciDevice->BusNumber <=3D SubBus) { > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + return FALSE; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + Link =3D Link->ForwardLink; > > > > > > > > > > > > > > > > + } while ( Link !=3D &PciDevice->ChildList); > > > > > > > > > > > > > > > > + } else { > > > > > > > > > > > > > > > > + SecBus =3D SubBus =3D 0; > > > > > > > > > > > > > > > > + DEBUG (( DEBUG_ERROR, "unable to retrieve root port's= bus > > > range > > > > > > > > assigned!!!")); > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // return as PCI Root port empty > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + return TRUE; > > > > > > > > > > > > > > > > +} > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + The main routine which process the PCI feature > > > Max_Payload_Size as > > > > > > > per > > > > > > > > the > > > > > > > > > > > > > > > > + device-specific platform policy, as well as in complain= ce with the > > > PCI > > > > > Base > > > > > > > > > > > > > > > > + specification Revision 4, that aligns the value for the= entire PCI > > > > > heirarchy > > > > > > > > > > > > > > > > + starting from its physical PCI Root port / Bridge devic= e. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @param PciDevice A pointer to the = PCI_IO_DEVICE. > > > > > > > > > > > > > > > > + @param PciConfigPhase for the PCI featu= re > configuration > > > > > phases: > > > > > > > > > > > > > > > > + PciFeatureGetDevi= cePolicy & > > > > > PciFeatureSetupPhase > > > > > > > > > > > > > > > > + @param PciFeaturesConfigurationTable pointer to > > > > > > > > OTHER_PCI_FEATURES_CONFIGURATION_TABLE > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @retval EFI_SUCCESS processing of PCI= feature > > > > > > > > Max_Payload_Size > > > > > > > > > > > > > > > > + is successful. > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +EFI_STATUS > > > > > > > > > > > > > > > > +ProcessMaxPayloadSize ( > > > > > > > > > > > > > > > > + IN PCI_IO_DEVICE *PciDevice, > > > > > > > > > > > > > > > > + IN PCI_FEATURE_CONFIGURATION_PHASE PciConfigPh= ase, > > > > > > > > > > > > > > > > + IN OTHER_PCI_FEATURES_CONFIGURATION_TABLE > > > > > > > > *PciFeaturesConfigurationTable > > > > > > > > > > > > > > > > + ) > > > > > > > > > > > > > > > > +{ > > > > > > > > > > > > > > > > + PCI_REG_PCIE_DEVICE_CAPABILITY PciDeviceCap; > > > > > > > > > > > > > > > > + UINT8 MpsValue; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + PciDeviceCap.Uint32 =3D PciDevice- > > > > > >PciExpStruct.DeviceCapability.Uint32; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + if ( PciConfigPhase =3D=3D PciFeatureGetDevicePolicy) { > > > > > > > > > > > > > > > > + if ( SetupMpsAsPerDeviceCapability ( PciDevice->Setup= MPS)) > > > > > > > > > > > > > > > > + { > > > > > > > > > > > > > > > > + MpsValue =3D (UINT8)PciDeviceCap.Bits.MaxPayloadSiz= e; > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // no change to PCI Root ports without any endpoint= device > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + if ( IS_PCI_BRIDGE ( &PciDevice->Pci) && > > > > > > > > PciDeviceCap.Bits.MaxPayloadSize) { > > > > > > > > > > > > > > > > + if ( IsPciRootPortEmpty ( PciDevice)) { > > > > > > > > > > > > > > > > + MpsValue =3D PCIE_MAX_PAYLOAD_SIZE_128B; > > > > > > > > > > > > > > > > + DEBUG (( DEBUG_INFO, "(reset RP MPS to min.)"))= ; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + } else { > > > > > > > > > > > > > > > > + MpsValue =3D TranslateMpsSetupValueToPci ( PciDevic= e- > > > > > >SetupMPS); > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // discard device policy override request if greater = than PCI > > > device > > > > > > > > capability > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + PciDevice->SetupMPS =3D > > > > > > > MIN( (UINT8)PciDeviceCap.Bits.MaxPayloadSize, > > > > > > > > MpsValue); > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // align the MPS of the tree to the HCF with this devic= e > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + if ( PciFeaturesConfigurationTable) { > > > > > > > > > > > > > > > > + MpsValue =3D PciFeaturesConfigurationTable->Max_Paylo= ad_Size; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + MpsValue =3D MIN ( PciDevice->SetupMPS, MpsValue); > > > > > > > > > > > > > > > > + PciDevice->SetupMPS =3D MIN ( PciDevice->SetupMPS, > > > MpsValue); > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + if ( MpsValue !=3D PciFeaturesConfigurationTable- > > > >Max_Payload_Size) > > > > > { > > > > > > > > > > > > > > > > + DEBUG (( DEBUG_INFO, "reset MPS of the tree to %d,"= , > > > > > MpsValue)); > > > > > > > > > > > > > > > > + PciFeaturesConfigurationTable->Max_Payload_Size =3D > > > MpsValue; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + DEBUG (( DEBUG_INFO, > > > > > > > > > > > > > > > > + "Max_Payload_Size: %d [DevCap:%d],", > > > > > > > > > > > > > > > > + PciDevice->SetupMPS, PciDeviceCap.Bits.MaxPayloadSi= ze > > > > > > > > > > > > > > > > + )); > > > > > > > > > > > > > > > > + return EFI_SUCCESS; > > > > > > > > > > > > > > > > +} > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + The main routine which process the PCI feature > > > Max_Read_Req_Size > > > > > as > > > > > > > > per the > > > > > > > > > > > > > > > > + device-specific platform policy, as well as in complain= ce with the > > > PCI > > > > > Base > > > > > > > > > > > > > > > > + specification Revision 4, that aligns the value for the= entire PCI > > > > > heirarchy > > > > > > > > > > > > > > > > + starting from its physical PCI Root port / Bridge devic= e. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @param PciDevice A pointer to the = PCI_IO_DEVICE. > > > > > > > > > > > > > > > > + @param PciConfigPhase for the PCI featu= re > configuration > > > > > phases: > > > > > > > > > > > > > > > > + PciFeatureGetDevi= cePolicy & > > > > > PciFeatureSetupPhase > > > > > > > > > > > > > > > > + @param PciFeaturesConfigurationTable pointer to > > > > > > > > OTHER_PCI_FEATURES_CONFIGURATION_TABLE > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @retval EFI_SUCCESS processing of PCI= feature > > > > > > > > Max_Read_Req_Size > > > > > > > > > > > > > > > > + is successful. > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +EFI_STATUS > > > > > > > > > > > > > > > > +ProcessMaxReadReqSize ( > > > > > > > > > > > > > > > > + IN PCI_IO_DEVICE *PciDevice, > > > > > > > > > > > > > > > > + IN PCI_FEATURE_CONFIGURATION_PHASE PciConfigPh= ase, > > > > > > > > > > > > > > > > + IN OTHER_PCI_FEATURES_CONFIGURATION_TABLE > > > > > > > > *PciFeaturesConfigurationTable > > > > > > > > > > > > > > > > + ) > > > > > > > > > > > > > > > > +{ > > > > > > > > > > > > > > > > + PCI_REG_PCIE_DEVICE_CAPABILITY PciDeviceCap; > > > > > > > > > > > > > > > > + UINT8 MrrsValue; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + PciDeviceCap.Uint32 =3D PciDevice- > > > > > >PciExpStruct.DeviceCapability.Uint32; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + if ( PciConfigPhase =3D=3D PciFeatureGetDevicePolicy) { > > > > > > > > > > > > > > > > + if ( SetupMrrsAsPerDeviceCapability ( PciDevice->Setu= pMRRS)) > > > > > > > > > > > > > > > > + { > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // The maximum read request size is not the data pa= cket size of > > > the > > > > > > > TLP, > > > > > > > > > > > > > > > > + // but the memory read request size, and set to the= function as > > > a > > > > > > > > requestor > > > > > > > > > > > > > > > > + // to not exceed this limit. > > > > > > > > > > > > > > > > + // However, for the PCI device capable of isochrono= us traffic; > > > this > > > > > > > > memory read > > > > > > > > > > > > > > > > + // request size should not extend beyond the > > > Max_Payload_Size. > > > > > Thus, > > > > > > > > in case if > > > > > > > > > > > > > > > > + // device policy return by platform indicates to se= t as per device > > > > > > > > capability > > > > > > > > > > > > > > > > + // than set as per Max_Payload_Size configuration v= alue > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + if ( SetupMaxPayloadSize()) { > > > > > > > > > > > > > > > > + MrrsValue =3D PciDevice->SetupMPS; > > > > > > > > > > > > > > > > + } else { > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // in case this driver is not required to configu= re the > > > > > > > Max_Payload_Size > > > > > > > > > > > > > > > > + // than consider programming HCF of the device ca= pability's > > > > > > > > Max_Payload_Size > > > > > > > > > > > > > > > > + // in this PCI hierarchy; thus making this an imp= lementation > > > > > specific > > > > > > > > feature > > > > > > > > > > > > > > > > + // which the platform should avoid. For better re= sults, the > > > > > platform > > > > > > > > should > > > > > > > > > > > > > > > > + // make both the Max_Payload_Size & > > > Max_Read_Request_Size > > > > > to > > > > > > > be > > > > > > > > configured > > > > > > > > > > > > > > > > + // by this driver > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + MrrsValue =3D (UINT8)PciDeviceCap.Bits.MaxPayload= Size; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + } else { > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // override as per platform based device policy > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + MrrsValue =3D TranslateMrrsSetupValueToPci ( PciDev= ice- > > > > > >SetupMRRS); > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // align this device's Max_Read_Request_Size value = to the > > > entire > > > > > PCI > > > > > > > > tree > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + if ( PciFeaturesConfigurationTable) { > > > > > > > > > > > > > > > > + if ( !PciFeaturesConfigurationTable- > > > > > >Lock_Max_Read_Request_Size) > > > > > > > { > > > > > > > > > > > > > > > > + PciFeaturesConfigurationTable- > > > >Lock_Max_Read_Request_Size > > > > > =3D > > > > > > > > TRUE; > > > > > > > > > > > > > > > > + PciFeaturesConfigurationTable->Max_Read_Request= _Size =3D > > > > > > > > MrrsValue; > > > > > > > > > > > > > > > > + } else { > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // in case of another user enforced value of MR= RS within the > > > > > same > > > > > > > > tree, > > > > > > > > > > > > > > > > + // pick the smallest between the locked value a= nd this value; > > > to > > > > > set > > > > > > > > > > > > > > > > + // across entire PCI tree nodes > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + MrrsValue =3D MIN ( > > > > > > > > > > > > > > > > + MrrsValue, > > > > > > > > > > > > > > > > + PciFeaturesConfigurationTable- > > > >Max_Read_Request_Size > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + PciFeaturesConfigurationTable->Max_Read_Request= _Size =3D > > > > > > > > MrrsValue; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // align this device's Max_Read_Request_Size to deriv= ed > > > > > configuration > > > > > > > > value > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + PciDevice->SetupMRRS =3D MrrsValue; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // align the Max_Read_Request_Size of the PCI tree base= d on 3 > > > > > > > conditions: > > > > > > > > > > > > > > > > + // first, if user defines MRRS for any one PCI device i= n the tree > > > than > > > > > align > > > > > > > > > > > > > > > > + // all the devices in the PCI tree. > > > > > > > > > > > > > > > > + // second, if user override is not define for this PCI = tree than > > > setup > > > > > the > > > > > > > > MRRS > > > > > > > > > > > > > > > > + // based on MPS value of the tree to meet the criteria = for the > > > > > > > isochronous > > > > > > > > > > > > > > > > + // traffic. > > > > > > > > > > > > > > > > + // third, if no user override, or platform firmware pol= icy has not > > > > > selected > > > > > > > > > > > > > > > > + // this PCI bus driver to configure the MPS; than confi= gure the > > > MRRS > > > > > to a > > > > > > > > > > > > > > > > + // highest common value of PCI device capability for th= e MPS > > > found > > > > > > > among > > > > > > > > all > > > > > > > > > > > > > > > > + // the PCI devices in this tree > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + if ( PciFeaturesConfigurationTable) { > > > > > > > > > > > > > > > > + if ( PciFeaturesConfigurationTable- > > > >Lock_Max_Read_Request_Size) > > > > > { > > > > > > > > > > > > > > > > + PciDevice->SetupMRRS =3D PciFeaturesConfigurationTa= ble- > > > > > > > > >Max_Read_Request_Size; > > > > > > > > > > > > > > > > + } else { > > > > > > > > > > > > > > > > + if ( SetupMaxPayloadSize()) { > > > > > > > > > > > > > > > > + PciDevice->SetupMRRS =3D PciDevice->SetupMPS; > > > > > > > > > > > > > > > > + } else { > > > > > > > > > > > > > > > > + PciDevice->SetupMRRS =3D MIN ( > > > > > > > > > > > > > > > > + PciDevice->SetupMRRS, > > > > > > > > > > > > > > > > + PciFeaturesConfigurationT= able- > > > > > > > >Max_Read_Request_Size > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + PciFeaturesConfigurationTable->Max_Read_Request_Siz= e =3D > > > > > > > PciDevice- > > > > > > > > >SetupMRRS; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + DEBUG (( DEBUG_INFO, "Max_Read_Request_Size: %d\n", > > > > > PciDevice- > > > > > > > > >SetupMRRS)); > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + return EFI_SUCCESS; > > > > > > > > > > > > > > > > +} > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + Overrides the PCI Device Control register MaxPayloadSiz= e register > > > > > field; > > > > > > > if > > > > > > > > > > > > > > > > + the hardware value is different than the intended value= . > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @param PciDevice A pointer to the PCI_IO_D= EVICE > > > instance. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @retval EFI_SUCCESS The data was read from or= written to > > > the > > > > > PCI > > > > > > > > device. > > > > > > > > > > > > > > > > + @retval EFI_UNSUPPORTED The address range specifi= ed by > > > Offset, > > > > > > > > Width, and Count is not > > > > > > > > > > > > > > > > + valid for the PCI configu= ration header of the PCI > > > > > > controller. > > > > > > > > > > > > > > > > + @retval EFI_INVALID_PARAMETER Buffer is NULL or Width i= s > > > invalid. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +EFI_STATUS > > > > > > > > > > > > > > > > +OverrideMaxPayloadSize ( > > > > > > > > > > > > > > > > + IN PCI_IO_DEVICE *PciDevice > > > > > > > > > > > > > > > > + ) > > > > > > > > > > > > > > > > +{ > > > > > > > > > > > > > > > > + PCI_REG_PCIE_DEVICE_CONTROL PcieDev; > > > > > > > > > > > > > > > > + UINT32 Offset; > > > > > > > > > > > > > > > > + EFI_STATUS Status; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + PcieDev.Uint16 =3D 0; > > > > > > > > > > > > > > > > + Offset =3D PciDevice->PciExpressCapabilityOffset + > > > > > > > > > > > > > > > > + OFFSET_OF (PCI_CAPABILITY_PCIEXP, DeviceCo= ntrol); > > > > > > > > > > > > > > > > + Status =3D PciDevice->PciIo.Pci.Read ( > > > > > > > > > > > > > > > > + &PciDevice->PciIo, > > > > > > > > > > > > > > > > + EfiPciIoWidthUint16, > > > > > > > > > > > > > > > > + Offset, > > > > > > > > > > > > > > > > + 1, > > > > > > > > > > > > > > > > + &PcieDev.Uint16 > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + if ( EFI_ERROR(Status)){ > > > > > > > > > > > > > > > > + DEBUG (( DEBUG_ERROR, "Unexpected DeviceControl regis= ter > > > > > (0x%x) > > > > > > > > read error!", > > > > > > > > > > > > > > > > + Offset > > > > > > > > > > > > > > > > + )); > > > > > > > > > > > > > > > > + return Status; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + if ( PcieDev.Bits.MaxPayloadSize !=3D PciDevice->SetupM= PS) { > > > > > > > > > > > > > > > > + PcieDev.Bits.MaxPayloadSize =3D PciDevice->SetupMPS; > > > > > > > > > > > > > > > > + DEBUG (( DEBUG_INFO, "Max_Payload_Size=3D%d,", PciDev= ice- > > > > > > > > >SetupMPS)); > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + Status =3D PciDevice->PciIo.Pci.Write ( > > > > > > > > > > > > > > > > + &PciDevice->PciIo, > > > > > > > > > > > > > > > > + EfiPciIoWidthUint16, > > > > > > > > > > > > > > > > + Offset, > > > > > > > > > > > > > > > > + 1, > > > > > > > > > > > > > > > > + &PcieDev.Uint16 > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + if ( !EFI_ERROR(Status)) { > > > > > > > > > > > > > > > > + PciDevice->PciExpStruct.DeviceControl.Uint16 =3D > PcieDev.Uint16; > > > > > > > > > > > > > > > > + } else { > > > > > > > > > > > > > > > > + DEBUG (( DEBUG_ERROR, "Unexpected DeviceControl reg= ister > > > > > (0x%x) > > > > > > > > write error!", > > > > > > > > > > > > > > > > + Offset > > > > > > > > > > > > > > > > + )); > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + } else { > > > > > > > > > > > > > > > > + DEBUG (( DEBUG_INFO, "No write of Max_Payload_Size=3D= %d,", > > > > > > > PciDevice- > > > > > > > > >SetupMPS)); > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + return Status; > > > > > > > > > > > > > > > > +} > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + Overrides the PCI Device Control register MaxPayloadSiz= e register > > > > > field; > > > > > > > if > > > > > > > > > > > > > > > > + the hardware value is different than the intended value= . > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @param PciDevice A pointer to the PCI_IO_D= EVICE > > > instance. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @retval EFI_SUCCESS The data was read from or= written to > > > the > > > > > PCI > > > > > > > > controller. > > > > > > > > > > > > > > > > + @retval EFI_UNSUPPORTED The address range specifi= ed by > > > Offset, > > > > > > > > Width, and Count is not > > > > > > > > > > > > > > > > + valid for the PCI configu= ration header of the PCI > > > > > > controller. > > > > > > > > > > > > > > > > + @retval EFI_INVALID_PARAMETER Buffer is NULL or Width i= s > > > invalid. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +EFI_STATUS > > > > > > > > > > > > > > > > +OverrideMaxReadReqSize ( > > > > > > > > > > > > > > > > + IN PCI_IO_DEVICE *PciDevice > > > > > > > > > > > > > > > > + ) > > > > > > > > > > > > > > > > +{ > > > > > > > > > > > > > > > > + PCI_REG_PCIE_DEVICE_CONTROL PcieDev; > > > > > > > > > > > > > > > > + UINT32 Offset; > > > > > > > > > > > > > > > > + EFI_STATUS Status; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + PcieDev.Uint16 =3D 0; > > > > > > > > > > > > > > > > + Offset =3D PciDevice->PciExpressCapabilityOffset + > > > > > > > > > > > > > > > > + OFFSET_OF (PCI_CAPABILITY_PCIEXP, DeviceCo= ntrol); > > > > > > > > > > > > > > > > + Status =3D PciDevice->PciIo.Pci.Read ( > > > > > > > > > > > > > > > > + &PciDevice->PciIo, > > > > > > > > > > > > > > > > + EfiPciIoWidthUint16, > > > > > > > > > > > > > > > > + Offset, > > > > > > > > > > > > > > > > + 1, > > > > > > > > > > > > > > > > + &PcieDev.Uint16 > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + if ( EFI_ERROR(Status)){ > > > > > > > > > > > > > > > > + DEBUG (( DEBUG_ERROR, "Unexpected DeviceControl regis= ter > > > > > (0x%x) > > > > > > > > read error!", > > > > > > > > > > > > > > > > + Offset > > > > > > > > > > > > > > > > + )); > > > > > > > > > > > > > > > > + return Status; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + if ( PcieDev.Bits.MaxReadRequestSize !=3D PciDevice->Se= tupMRRS) > > > { > > > > > > > > > > > > > > > > + PcieDev.Bits.MaxReadRequestSize =3D PciDevice->SetupM= RRS; > > > > > > > > > > > > > > > > + DEBUG (( DEBUG_INFO, "Max_Read_Request_Size: %d\n", > > > > > PciDevice- > > > > > > > > >SetupMRRS)); > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + Status =3D PciDevice->PciIo.Pci.Write ( > > > > > > > > > > > > > > > > + &PciDevice->PciIo, > > > > > > > > > > > > > > > > + EfiPciIoWidthUint16, > > > > > > > > > > > > > > > > + Offset, > > > > > > > > > > > > > > > > + 1, > > > > > > > > > > > > > > > > + &PcieDev.Uint16 > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + if ( !EFI_ERROR(Status)) { > > > > > > > > > > > > > > > > + PciDevice->PciExpStruct.DeviceControl.Uint16 =3D > PcieDev.Uint16; > > > > > > > > > > > > > > > > + } else { > > > > > > > > > > > > > > > > + DEBUG (( DEBUG_ERROR, "Unexpected DeviceControl reg= ister > > > > > (0x%x) > > > > > > > > write error!", > > > > > > > > > > > > > > > > + Offset > > > > > > > > > > > > > > > > + )); > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + } else { > > > > > > > > > > > > > > > > + DEBUG (( DEBUG_INFO, "No write of > > > > > Max_Read_Request_Size=3D%d\n", > > > > > > > > PciDevice->SetupMRRS)); > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + return Status; > > > > > > > > > > > > > > > > +} > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + helper routine to dump the PCIe Device Port Type > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +VOID > > > > > > > > > > > > > > > > +DumpDevicePortType ( > > > > > > > > > > > > > > > > + IN UINT8 DevicePortType > > > > > > > > > > > > > > > > + ) > > > > > > > > > > > > > > > > +{ > > > > > > > > > > > > > > > > + switch ( DevicePortType){ > > > > > > > > > > > > > > > > + case PCIE_DEVICE_PORT_TYPE_PCIE_ENDPOINT: > > > > > > > > > > > > > > > > + DEBUG (( DEBUG_INFO, "PCIe endpoint found\n")); > > > > > > > > > > > > > > > > + break; > > > > > > > > > > > > > > > > + case PCIE_DEVICE_PORT_TYPE_LEGACY_PCIE_ENDPOINT: > > > > > > > > > > > > > > > > + DEBUG (( DEBUG_INFO, "legacy PCI endpoint found\n")= ); > > > > > > > > > > > > > > > > + break; > > > > > > > > > > > > > > > > + case PCIE_DEVICE_PORT_TYPE_ROOT_PORT: > > > > > > > > > > > > > > > > + DEBUG (( DEBUG_INFO, "PCIe Root Port found\n")); > > > > > > > > > > > > > > > > + break; > > > > > > > > > > > > > > > > + case PCIE_DEVICE_PORT_TYPE_UPSTREAM_PORT: > > > > > > > > > > > > > > > > + DEBUG (( DEBUG_INFO, "PCI switch upstream port foun= d\n")); > > > > > > > > > > > > > > > > + break; > > > > > > > > > > > > > > > > + case PCIE_DEVICE_PORT_TYPE_DOWNSTREAM_PORT: > > > > > > > > > > > > > > > > + DEBUG (( DEBUG_INFO, "PCI switch downstream port > > > found\n")); > > > > > > > > > > > > > > > > + break; > > > > > > > > > > > > > > > > + case PCIE_DEVICE_PORT_TYPE_PCIE_TO_PCI_BRIDGE: > > > > > > > > > > > > > > > > + DEBUG (( DEBUG_INFO, "PCIe-PCI bridge found\n")); > > > > > > > > > > > > > > > > + break; > > > > > > > > > > > > > > > > + case PCIE_DEVICE_PORT_TYPE_PCI_TO_PCIE_BRIDGE: > > > > > > > > > > > > > > > > + DEBUG (( DEBUG_INFO, "PCI-PCIe bridge found\n")); > > > > > > > > > > > > > > > > + break; > > > > > > > > > > > > > > > > + case > > > > > > > > > > > PCIE_DEVICE_PORT_TYPE_ROOT_COMPLEX_INTEGRATED_ENDPOINT: > > > > > > > > > > > > > > > > + DEBUG (( DEBUG_INFO, "RCiEP found\n")); > > > > > > > > > > > > > > > > + break; > > > > > > > > > > > > > > > > + case > > > > > PCIE_DEVICE_PORT_TYPE_ROOT_COMPLEX_EVENT_COLLECTOR: > > > > > > > > > > > > > > > > + DEBUG (( DEBUG_INFO, "RC Event Collector found\n"))= ; > > > > > > > > > > > > > > > > + break; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > +} > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + Process each PCI device as per the pltaform and device= -specific > > > > > policy. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @param RootBridge A pointer to the PCI_IO_D= EVICE. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @retval EFI_SUCCESS processing each PCI featu= re as per > > > policy > > > > > > > > defined > > > > > > > > > > > > > > > > + was successful. > > > > > > > > > > > > > > > > + **/ > > > > > > > > > > > > > > > > +EFI_STATUS > > > > > > > > > > > > > > > > +SetupDevicePciFeatures ( > > > > > > > > > > > > > > > > + IN PCI_IO_DEVICE *PciDevice, > > > > > > > > > > > > > > > > + IN PCI_FEATURE_CONFIGURATION_PHASE PciConfigPhase > > > > > > > > > > > > > > > > + ) > > > > > > > > > > > > > > > > +{ > > > > > > > > > > > > > > > > + EFI_STATUS Status; > > > > > > > > > > > > > > > > + PCI_REG_PCIE_CAPABILITY PcieCap; > > > > > > > > > > > > > > > > + OTHER_PCI_FEATURES_CONFIGURATION_TABLE > > > > > > > > *OtherPciFeaturesConfigTable; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + PcieCap.Uint16 =3D PciDevice->PciExpStruct.Capability.U= int16; > > > > > > > > > > > > > > > > + DumpDevicePortType ( (UINT8)PcieCap.Bits.DevicePortType= ); > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + OtherPciFeaturesConfigTable =3D NULL; > > > > > > > > > > > > > > > > + Status =3D GetPciFeaturesConfigurationTable ( PciDevice= , > > > > > > > > &OtherPciFeaturesConfigTable); > > > > > > > > > > > > > > > > + if ( EFI_ERROR( Status)) { > > > > > > > > > > > > > > > > + DEBUG (( > > > > > > > > > > > > > > > > + EFI_D_WARN, "No primary root port found in these = root > > > bridge > > > > > > > > nodes!\n" > > > > > > > > > > > > > > > > + )); > > > > > > > > > > > > > > > > + } else if ( !OtherPciFeaturesConfigTable) { > > > > > > > > > > > > > > > > + DEBUG (( > > > > > > > > > > > > > > > > + DEBUG_INFO, "No PCI features config. table for th= is > > > device!\n" > > > > > > > > > > > > > > > > + )); > > > > > > > > > > > > > > > > + } else { > > > > > > > > > > > > > > > > + DEBUG (( > > > > > > > > > > > > > > > > + DEBUG_INFO, "using PCI features config. table ID:= %d\n", > > > > > > > > > > > > > > > > + OtherPciFeaturesConfigTable->ID > > > > > > > > > > > > > > > > + )); > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + if ( PciConfigPhase =3D=3D PciFeatureGetDevicePolicy) { > > > > > > > > > > > > > > > > + Status =3D GetPciDevicePlatformPolicy ( PciDevice); > > > > > > > > > > > > > > > > + if ( EFI_ERROR(Status)) { > > > > > > > > > > > > > > > > + DEBUG (( > > > > > > > > > > > > > > > > + DEBUG_ERROR, "Error in obtaining PCI device pol= icy!!!\n" > > > > > > > > > > > > > > > > + )); > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + if ( SetupMaxPayloadSize ()) { > > > > > > > > > > > > > > > > + Status =3D ProcessMaxPayloadSize ( > > > > > > > > > > > > > > > > + PciDevice, > > > > > > > > > > > > > > > > + PciConfigPhase, > > > > > > > > > > > > > > > > + OtherPciFeaturesConfigTable > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // implementation specific rule:- the MRRS of any PCI d= evice > > > should > > > > > be > > > > > > > > processed > > > > > > > > > > > > > > > > + // only after the MPS is processed for that device > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + if ( SetupMaxReadReqSize ()) { > > > > > > > > > > > > > > > > + Status =3D ProcessMaxReadReqSize ( > > > > > > > > > > > > > > > > + PciDevice, > > > > > > > > > > > > > > > > + PciConfigPhase, > > > > > > > > > > > > > > > > + OtherPciFeaturesConfigTable > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + return Status; > > > > > > > > > > > > > > > > +} > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + Traverse all the nodes from the root bridge or PCI-PCI = bridge > > > instance, > > > > > to > > > > > > > > > > > > > > > > + configure the PCI features as per the device-specific p= latform > > > policy, > > > > > and > > > > > > > > > > > > > > > > + as per the device capability, as applicable. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @param RootBridge A pointer to the PCI_IO_D= EVICE. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @retval EFI_SUCCESS Traversing all the nodes = of the root > > > bridge > > > > > > > > > > > > > > > > + instances were successful= l. > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +EFI_STATUS > > > > > > > > > > > > > > > > +SetupPciFeatures ( > > > > > > > > > > > > > > > > + IN PCI_IO_DEVICE *RootBridge, > > > > > > > > > > > > > > > > + IN PCI_FEATURE_CONFIGURATION_PHASE PciConfigPhase > > > > > > > > > > > > > > > > + ) > > > > > > > > > > > > > > > > +{ > > > > > > > > > > > > > > > > + EFI_STATUS Status; > > > > > > > > > > > > > > > > + LIST_ENTRY *Link; > > > > > > > > > > > > > > > > + PCI_IO_DEVICE *Device; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + for ( Link =3D RootBridge->ChildList.ForwardLink > > > > > > > > > > > > > > > > + ; Link !=3D &RootBridge->ChildList > > > > > > > > > > > > > > > > + ; Link =3D Link->ForwardLink > > > > > > > > > > > > > > > > + ) { > > > > > > > > > > > > > > > > + Device =3D PCI_IO_DEVICE_FROM_LINK (Link); > > > > > > > > > > > > > > > > + if (IS_PCI_BRIDGE (&Device->Pci)) { > > > > > > > > > > > > > > > > + DEBUG (( > > > > > > > > > > > > > > > > + DEBUG_INFO, "::Bridge [%02x|%02x|%02x] -", > > > > > > > > > > > > > > > > + Device->BusNumber, Device->DeviceNumber, Device= - > > > > > > > > >FunctionNumber > > > > > > > > > > > > > > > > + )); > > > > > > > > > > > > > > > > + if (Device->IsPciExp) { > > > > > > > > > > > > > > > > + Status =3D SetupDevicePciFeatures ( Device, PciCo= nfigPhase); > > > > > > > > > > > > > > > > + } else { > > > > > > > > > > > > > > > > + DEBUG (( DEBUG_INFO, "Not a PCIe capable device!\= n")); > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // PCI Bridge which does not have PCI Express Cap= ability > > > structure > > > > > > > > > > > > > > > > + // cannot process this kind of PCI Bridge device > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + SetupPciFeatures ( Device, PciConfigPhase); > > > > > > > > > > > > > > > > + } else { > > > > > > > > > > > > > > > > + DEBUG (( > > > > > > > > > > > > > > > > + DEBUG_INFO, "::Device [%02x|%02x|%02x] -", > > > > > > > > > > > > > > > > + Device->BusNumber, Device->DeviceNumber, Device= - > > > > > > > > >FunctionNumber > > > > > > > > > > > > > > > > + )); > > > > > > > > > > > > > > > > + if (Device->IsPciExp) { > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + Status =3D SetupDevicePciFeatures ( Device, PciCo= nfigPhase); > > > > > > > > > > > > > > > > + } else { > > > > > > > > > > > > > > > > + DEBUG (( DEBUG_INFO, "Not a PCIe capable device!\= n")); > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // PCI Device which does not have PCI Express Cap= ability > > > structure > > > > > > > > > > > > > > > > + // cannot process this kind of PCI device > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + return EFI_SUCCESS; > > > > > > > > > > > > > > > > +} > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + Program the PCI device, to override the PCI features as= per the > > > policy, > > > > > > > > > > > > > > > > + resolved from previous traverse. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @param RootBridge A pointer to the PCI_IO_D= EVICE. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @retval EFI_SUCCESS The other PCI features co= nfiguration > > > > > during > > > > > > > > enumeration > > > > > > > > > > > > > > > > + of all the nodes of the P= CI root bridge instance > > > were > > > > > > > > > > > > > > > > + programmed in PCI-complia= nce pattern along > with > > > the > > > > > > > > > > > > > > > > + device-specific policy, a= s applicable. > > > > > > > > > > > > > > > > + @retval EFI_UNSUPPORTED One of the override opera= tion > > > maong > > > > > the > > > > > > > > nodes of > > > > > > > > > > > > > > > > + the PCI hierarchy resulte= d in a incompatible > > > address > > > > > > > > > > > > > > > > + range. > > > > > > > > > > > > > > > > + @retval EFI_INVALID_PARAMETER The override operation is > > > > > performed > > > > > > > > with invalid input > > > > > > > > > > > > > > > > + parameters. > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +EFI_STATUS > > > > > > > > > > > > > > > > +ProgramDevicePciFeatures ( > > > > > > > > > > > > > > > > + IN PCI_IO_DEVICE *PciDevice > > > > > > > > > > > > > > > > + ) > > > > > > > > > > > > > > > > +{ > > > > > > > > > > > > > > > > + EFI_STATUS Status; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + if ( SetupMaxPayloadSize ()) { > > > > > > > > > > > > > > > > + Status =3D OverrideMaxPayloadSize (PciDevice); > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + if ( SetupMaxReadReqSize ()) { > > > > > > > > > > > > > > > > + Status =3D OverrideMaxReadReqSize (PciDevice); > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + return Status; > > > > > > > > > > > > > > > > +} > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + Program all the nodes of the specified root bridge or P= CI-PCI > > > Bridge, > > > > > to > > > > > > > > > > > > > > > > + override the PCI features. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @param RootBridge A pointer to the PCI_IO_D= EVICE. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @retval EFI_SUCCESS The other PCI features co= nfiguration > > > > > during > > > > > > > > enumeration > > > > > > > > > > > > > > > > + of all the nodes of the P= CI root bridge instance > > > were > > > > > > > > > > > > > > > > + programmed in PCI-complia= nce pattern along > with > > > the > > > > > > > > > > > > > > > > + device-specific policy, a= s applicable. > > > > > > > > > > > > > > > > + @retval EFI_UNSUPPORTED One of the override opera= tion > > > maong > > > > > the > > > > > > > > nodes of > > > > > > > > > > > > > > > > + the PCI hierarchy resulte= d in a incompatible > > > address > > > > > > > > > > > > > > > > + range. > > > > > > > > > > > > > > > > + @retval EFI_INVALID_PARAMETER The override operation is > > > > > performed > > > > > > > > with invalid input > > > > > > > > > > > > > > > > + parameters. > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +EFI_STATUS > > > > > > > > > > > > > > > > +ProgramPciFeatures ( > > > > > > > > > > > > > > > > + IN PCI_IO_DEVICE *RootBridge > > > > > > > > > > > > > > > > + ) > > > > > > > > > > > > > > > > +{ > > > > > > > > > > > > > > > > + EFI_STATUS Status; > > > > > > > > > > > > > > > > + LIST_ENTRY *Link; > > > > > > > > > > > > > > > > + PCI_IO_DEVICE *Device; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + for ( Link =3D RootBridge->ChildList.ForwardLink > > > > > > > > > > > > > > > > + ; Link !=3D &RootBridge->ChildList > > > > > > > > > > > > > > > > + ; Link =3D Link->ForwardLink > > > > > > > > > > > > > > > > + ) { > > > > > > > > > > > > > > > > + Device =3D PCI_IO_DEVICE_FROM_LINK (Link); > > > > > > > > > > > > > > > > + if (IS_PCI_BRIDGE (&Device->Pci)) { > > > > > > > > > > > > > > > > + DEBUG (( > > > > > > > > > > > > > > > > + DEBUG_INFO, "::Bridge [%02x|%02x|%02x] -", > > > > > > > > > > > > > > > > + Device->BusNumber, Device->DeviceNumber, Device= - > > > > > > > > >FunctionNumber > > > > > > > > > > > > > > > > + )); > > > > > > > > > > > > > > > > + if (Device->IsPciExp) { > > > > > > > > > > > > > > > > + DEBUG (( DEBUG_INFO, "ready to override!\n")); > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + Status =3D ProgramDevicePciFeatures ( Device); > > > > > > > > > > > > > > > > + } else { > > > > > > > > > > > > > > > > + DEBUG (( DEBUG_INFO, "skipped!\n")); > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // PCI Bridge which does not have PCI Express Cap= ability > > > structure > > > > > > > > > > > > > > > > + // cannot process this kind of PCI Bridge device > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + Status =3D ProgramPciFeatures ( Device); > > > > > > > > > > > > > > > > + } else { > > > > > > > > > > > > > > > > + DEBUG (( > > > > > > > > > > > > > > > > + DEBUG_INFO, "::Device [%02x|%02x|%02x] -", > > > > > > > > > > > > > > > > + Device->BusNumber, Device->DeviceNumber, Device= - > > > > > > > > >FunctionNumber > > > > > > > > > > > > > > > > + )); > > > > > > > > > > > > > > > > + if (Device->IsPciExp) { > > > > > > > > > > > > > > > > + DEBUG (( DEBUG_INFO, "ready to override!\n")); > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + Status =3D ProgramDevicePciFeatures ( Device); > > > > > > > > > > > > > > > > + } else { > > > > > > > > > > > > > > > > + DEBUG (( DEBUG_INFO, "skipped!\n")); > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // PCI Device which does not have PCI Express Cap= ability > > > structure > > > > > > > > > > > > > > > > + // cannot process this kind of PCI device > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + return Status; > > > > > > > > > > > > > > > > +} > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + Create a node of type PRIMARY_ROOT_PORT_NODE for the > > > given > > > > > PCI > > > > > > > > device, and > > > > > > > > > > > > > > > > + assigns EFI handles of its Root Bridge and its own, alo= ng with its > > > PCI > > > > > Bus > > > > > > > > > > > > > > > > + range for the secondary and subordinate bus range. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @param RootBridge A pointer to the PCI_IO_DEV= ICE for its > > > PCI > > > > > Root > > > > > > > > Bridge > > > > > > > > > > > > > > > > + @param Device A pointer to the PCI_IO_DEV= ICE for the > > > PCI > > > > > > > > controller > > > > > > > > > > > > > > > > + @param RootPortSecBus PCI controller's Secondary = Bus > > > number > > > > > > > > > > > > > > > > + @param RootPortSubBus PCI controller's Subordinat= e Bus > > > number > > > > > > > > > > > > > > > > + @param PrimaryRootPortNode A pointer to the > > > > > > > > PRIMARY_ROOT_PORT_NODE to return > > > > > > > > > > > > > > > > + the newly created node for = the PCI controller. In > > > > > > > > > > > > > > > > + case of error nothing is re= turn in this. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @retval EFI_SUCCESS new node of > > > > > PRIMARY_ROOT_PORT_NODE is > > > > > > > > returned for > > > > > > > > > > > > > > > > + the PCI controller > > > > > > > > > > > > > > > > + EFI_OUT_OF_RESOURCES unable to create the node= for the > > > PCI > > > > > > > > controller > > > > > > > > > > > > > > > > + EFI_INVALID_PARAMETER unable to store the node = as the > > > input > > > > > > > > buffer is > > > > > > > > > > > > > > > > + not empty (*PrimaryRootPo= rtNode) > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +EFI_STATUS > > > > > > > > > > > > > > > > +CreatePrimaryPciRootPortNode ( > > > > > > > > > > > > > > > > + IN PCI_IO_DEVICE *RootBridge, > > > > > > > > > > > > > > > > + IN PCI_IO_DEVICE *Device, > > > > > > > > > > > > > > > > + IN UINT8 RootPortSecBus, > > > > > > > > > > > > > > > > + IN UINT8 RootPortSubBus, > > > > > > > > > > > > > > > > + OUT PRIMARY_ROOT_PORT_NODE **PrimaryRootPortNode > > > > > > > > > > > > > > > > + ) > > > > > > > > > > > > > > > > +{ > > > > > > > > > > > > > > > > + PRIMARY_ROOT_PORT_NODE *RootPortNode =3D NULL; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + if ( !*PrimaryRootPortNode) { > > > > > > > > > > > > > > > > + RootPortNode =3D AllocateZeroPool = ( sizeof > > > > > > > > (PRIMARY_ROOT_PORT_NODE)); > > > > > > > > > > > > > > > > + if ( RootPortNode =3D=3D NULL) { > > > > > > > > > > > > > > > > + return EFI_OUT_OF_RESOURCES; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + RootPortNode->Signature =3D PCI_ROOT_PORT_SIG= NATURE; > > > > > > > > > > > > > > > > + RootPortNode->RootBridgeHandle =3D RootBridge->Handl= e; > > > > > > > > > > > > > > > > + RootPortNode->RootPortHandle =3D Device->Handle; > > > > > > > > > > > > > > > > + RootPortNode->SecondaryBusStart =3D RootPortSecBus; > > > > > > > > > > > > > > > > + RootPortNode->SecondaryBusEnd =3D RootPortSubBus; > > > > > > > > > > > > > > > > + InitializeListHead ( &RootPortNode->NeighborRootPort)= ; > > > > > > > > > > > > > > > > + *PrimaryRootPortNode =3D RootPortNode; > > > > > > > > > > > > > > > > + return EFI_SUCCESS; > > > > > > > > > > > > > > > > + } else { > > > > > > > > > > > > > > > > + return EFI_INVALID_PARAMETER; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > +} > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + Checks to report whether the input PCI controller's sec= ondary / > > > > > > > > subordinate > > > > > > > > > > > > > > > > + bus numbers are within the recorded list of other PCI c= ontrollers > > > > > (root > > > > > > > > ports). > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @param RootPortNode A pointer to the first node o= f > > > > > > > > PRIMARY_ROOT_PORT_NODE > > > > > > > > > > > > > > > > + @param RootPortSecBus PCI secondary bus number of t= he PCI > > > > > > > controller > > > > > > > > found > > > > > > > > > > > > > > > > + @param RootPortSubBus PCI subordinate bus number of= the > > > PCI > > > > > Root > > > > > > > > Port found > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @retval TRUE A child PCI Root port found > > > > > > > > > > > > > > > > + FALSE A new PCI controller found > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +BOOLEAN > > > > > > > > > > > > > > > > +CheckChildRootPort ( > > > > > > > > > > > > > > > > + IN PRIMARY_ROOT_PORT_NODE *RootPortNode, > > > > > > > > > > > > > > > > + IN UINT8 RootPortSecBus, > > > > > > > > > > > > > > > > + IN UINT8 RootPortSubBus > > > > > > > > > > > > > > > > +) > > > > > > > > > > > > > > > > +{ > > > > > > > > > > > > > > > > + LIST_ENTRY *Link; > > > > > > > > > > > > > > > > + PRIMARY_ROOT_PORT_NODE *Temp; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + if ( !RootPortNode) { > > > > > > > > > > > > > > > > + return FALSE; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + Link =3D &RootPortNode->NeighborRootPort; > > > > > > > > > > > > > > > > + do { > > > > > > > > > > > > > > > > + Temp =3D PRIMARY_ROOT_PORT_NODE_FROM_LINK ( Link); > > > > > > > > > > > > > > > > + if ( RootPortSecBus >=3D Temp->SecondaryBusStart > > > > > > > > > > > > > > > > + && RootPortSubBus <=3D Temp->SecondaryBusEnd) { > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // given root port's secondary & subordinate within= its primary > > > > > ports > > > > > > > > > > > > > > > > + // hence return as child port > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + return TRUE; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + Link =3D Link->ForwardLink; > > > > > > > > > > > > > > > > + } while (Link !=3D &RootPortNode->NeighborRootPort); > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // the given root port's secondary / subordinate bus nu= mbers do > > > not > > > > > > > > belong to > > > > > > > > > > > > > > > > + // any existing primary root port's bus range hence con= sider > > > another > > > > > > > > primary > > > > > > > > > > > > > > > > + // root port of the root bridge controller > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + return FALSE; > > > > > > > > > > > > > > > > +} > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + Create the vector of PCI Feature configuration table as= per the > > > > > number > > > > > > > of > > > > > > > > > > > > > > > > + the PCI Root Ports given, assigns default value to the = PCI features > > > > > > > > supported > > > > > > > > > > > > > > > > + and assign its address to the global variable > > > > > > > > "mPciFeaturesConfigurationTableInstances". > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @param NumberOfRootPorts An input arguement of UINTN= to > > > > > indicate > > > > > > > > number of > > > > > > > > > > > > > > > > + primary PCI physical Root B= ridge devices found > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @retval EFI_OUT_OF_RESOURCES unable to allocate buffer= to > > > store > > > > > PCI > > > > > > > > feature > > > > > > > > > > > > > > > > + configuration table for a= ll the physical PCI root > > > > > > > > > > > > > > > > + ports given > > > > > > > > > > > > > > > > + EFI_SUCCESS PCI Feature COnfiguration= table created > for > > > all > > > > > > > > > > > > > > > > + the PCI Rooot ports repor= ted > > > > > > > > > > > > > > > > + */ > > > > > > > > > > > > > > > > +EFI_STATUS > > > > > > > > > > > > > > > > +CreatePciFeaturesConfigurationTableInstances ( > > > > > > > > > > > > > > > > + IN UINTN NumberOfRootPorts > > > > > > > > > > > > > > > > + ) > > > > > > > > > > > > > > > > +{ > > > > > > > > > > > > > > > > + OTHER_PCI_FEATURES_CONFIGURATION_TABLE > > > > > > > > *PciRootBridgePortFeatures =3D NULL; > > > > > > > > > > > > > > > > + UINTN Instances; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + PciRootBridgePortFeatures =3D AllocateZeroPool ( > > > > > > > > > > > > > > > > + sizeof > > > > > ( OTHER_PCI_FEATURES_CONFIGURATION_TABLE) > > > > > > > * > > > > > > > > NumberOfRootPorts > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + if ( !PciRootBridgePortFeatures) { > > > > > > > > > > > > > > > > + return EFI_OUT_OF_RESOURCES; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + for ( Instances =3D 0; Instances < NumberOfRootPorts; I= nstances++) > > > { > > > > > > > > > > > > > > > > + PciRootBridgePortFeatures [Instances].ID = =3D Instances > + > > > 1; > > > > > > > > > > > > > > > > + PciRootBridgePortFeatures [Instances].Max_Payload_Siz= e =3D > > > > > > > > PCIE_MAX_PAYLOAD_SIZE_4096B; > > > > > > > > > > > > > > > > + PciRootBridgePortFeatures > > > [Instances].Max_Read_Request_Size =3D > > > > > > > > PCIE_MAX_READ_REQ_SIZE_4096B; > > > > > > > > > > > > > > > > + PciRootBridgePortFeatures > > > > > [Instances].Lock_Max_Read_Request_Size > > > > > > > =3D > > > > > > > > FALSE; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + mPciFeaturesConfigurationTableInstances =3D > > > > > PciRootBridgePortFeatures; > > > > > > > > > > > > > > > > + return EFI_SUCCESS; > > > > > > > > > > > > > > > > +} > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + This routine pairs the each PCI Root Port node with one= of the PCI > > > > > > > Feature > > > > > > > > > > > > > > > > + Configuration Table node. Each physical PCI Root Port h= as its > own > > > PCI > > > > > > > > feature > > > > > > > > > > > > > > > > + configuration table which will used for aligning all it= s downstream > > > > > > > > components. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @param NumberOfRootPorts inputs the number of phys= ical > > > PCI > > > > > root > > > > > > > > ports > > > > > > > > > > > > > > > > + found on the Root bridge = instance > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @retval EFI_INVALID_PARAMETER if the primary PCI root p= orts > > > list is > > > > > > > > vacant when > > > > > > > > > > > > > > > > + there is one or more PCI = Root port indicated as > per > > > > > > > > > > > > > > > > + input parameter > > > > > > > > > > > > > > > > + EFI_UNSUPPORTED The PCI Root Port nodes n= ot paired > > > > > equally > > > > > > > with > > > > > > > > > > > > > > > > + the PCI Configuration Tab= le nodes > > > > > > > > > > > > > > > > + EFI_SUCCESS each PCI feature configur= ation node is > > > paired > > > > > > > > equally > > > > > > > > > > > > > > > > + with each PCI Root port i= n the list > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +EFI_STATUS > > > > > > > > > > > > > > > > +AssignPciFeaturesConfigurationTable ( > > > > > > > > > > > > > > > > + IN UINTN NumberOfRootPorts > > > > > > > > > > > > > > > > + ) > > > > > > > > > > > > > > > > +{ > > > > > > > > > > > > > > > > + UINTN Instances; > > > > > > > > > > > > > > > > + LIST_ENTRY *Link; > > > > > > > > > > > > > > > > + PRIMARY_ROOT_PORT_NODE *Temp; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + if ( !mPrimaryRootPortList > > > > > > > > > > > > > > > > + && NumberOfRootPorts) { > > > > > > > > > > > > > > > > + DEBUG (( > > > > > > > > > > > > > > > > + DEBUG_ERROR, > > > > > > > > > > > > > > > > + "Critical error! no internal table setup for %d P= CI Root ports > \n", > > > > > > > > > > > > > > > > + NumberOfRootPorts > > > > > > > > > > > > > > > > + )); > > > > > > > > > > > > > > > > + return EFI_INVALID_PARAMETER; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + if ( NumberOfRootPorts) { > > > > > > > > > > > > > > > > + Link =3D &mPrimaryRootPortList->NeighborRootPort; > > > > > > > > > > > > > > > > + for ( Instances =3D 0 > > > > > > > > > > > > > > > > + ; (Instances < NumberOfRootPorts) > > > > > > > > > > > > > > > > + ; Instances++ > > > > > > > > > > > > > > > > + ) { > > > > > > > > > > > > > > > > + Temp =3D PRIMARY_ROOT_PORT_NODE_FROM_LINK ( Link); > > > > > > > > > > > > > > > > + Temp->OtherPciFeaturesConfigurationTable =3D > > > > > > > > &mPciFeaturesConfigurationTableInstances [Instances]; > > > > > > > > > > > > > > > > + DEBUG (( > > > > > > > > > > > > > > > > + DEBUG_INFO, > > > > > > > > > > > > > > > > + "Assigned to %dth primary root port\n", > > > > > > > > > > > > > > > > + Instances > > > > > > > > > > > > > > > > + )); > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + Link =3D Link->ForwardLink; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + if ( Link !=3D &mPrimaryRootPortList->NeighborRootPor= t) { > > > > > > > > > > > > > > > > + DEBUG (( > > > > > > > > > > > > > > > > + DEBUG_ERROR, > > > > > > > > > > > > > > > > + "Error!! PCI Root Port list is not properly mat= ched with > Config., > > > > > Table > > > > > > > > list \n" > > > > > > > > > > > > > > > > + )); > > > > > > > > > > > > > > > > + return EFI_UNSUPPORTED; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + return EFI_SUCCESS; > > > > > > > > > > > > > > > > +} > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + Prepare each PCI Controller (Root Port) with its own PC= I Feature > > > > > > > > configuration > > > > > > > > > > > > > > > > + table node that can be used for tracking to align all P= CI nodes in > its > > > > > > > > hierarchy. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @param PrimaryRootPorts A pointer to > > > > > PRIMARY_ROOT_PORT_NODE > > > > > > > > > > > > > > > > + @param NumberOfRootPorts Total number of pysical p= rimary > > > PCI > > > > > > > Root > > > > > > > > ports > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @retval EFI_OUT_OF_RESOURCES unable to allocate buffer= to > > > store > > > > > PCI > > > > > > > > feature > > > > > > > > > > > > > > > > + configuration table for a= ll the physical PCI root > > > > > > > > > > > > > > > > + ports given > > > > > > > > > > > > > > > > + EFI_INVALID_PARAMETER if the primary PCI root p= orts list is > > > > > vacant > > > > > > > > when > > > > > > > > > > > > > > > > + there is one or more PCI = Root port indicated as > per > > > > > > > > > > > > > > > > + input parameter > > > > > > > > > > > > > > > > + EFI_UNSUPPORTED The PCI Root Port nodes n= ot paired > > > > > equally > > > > > > > with > > > > > > > > > > > > > > > > + the PCI Configuration Tab= le nodes > > > > > > > > > > > > > > > > + EFI_SUCCESS each PCI feature configur= ation node is > > > paired > > > > > > > > equally > > > > > > > > > > > > > > > > + with each PCI Root port i= n the list > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +EFI_STATUS > > > > > > > > > > > > > > > > +PreparePciControllerConfigurationTable ( > > > > > > > > > > > > > > > > + IN PRIMARY_ROOT_PORT_NODE *PrimaryRootPorts, > > > > > > > > > > > > > > > > + IN UINTN NumberOfRootPorts > > > > > > > > > > > > > > > > + ) > > > > > > > > > > > > > > > > +{ > > > > > > > > > > > > > > > > + EFI_STATUS Status; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + mPrimaryRootPortList =3D PrimaryRootPorts; > > > > > > > > > > > > > > > > + DEBUG (( > > > > > > > > > > > > > > > > + DEBUG_INFO, "Number of primary Root Ports found on = this > > > bridge > > > > > > > > =3D %d\n", > > > > > > > > > > > > > > > > + NumberOfRootPorts > > > > > > > > > > > > > > > > + )); > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + Status =3D CreatePciFeaturesConfigurationTableInstances > > > > > > > > ( NumberOfRootPorts); > > > > > > > > > > > > > > > > + if ( EFI_ERROR(Status)) { > > > > > > > > > > > > > > > > + DEBUG (( > > > > > > > > > > > > > > > > + DEBUG_ERROR, "Unexpected memory node creation err= or for > > > PCI > > > > > > > > features!\n" > > > > > > > > > > > > > > > > + )); > > > > > > > > > > > > > > > > + } else { > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // align the primary root port nodes list with the PC= I Feature > > > > > > > configuration > > > > > > > > > > > > > > > > + // table. Note that the PCI Feature configuration tab= le is not > > > > > maintain > > > > > > > for > > > > > > > > > > > > > > > > + // the RCiEP devices > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + Status =3D AssignPciFeaturesConfigurationTable > > > > > ( NumberOfRootPorts); > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + return Status; > > > > > > > > > > > > > > > > +} > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + Scan all the nodes of the RootBridge to identify and cr= eate a > > > separate > > > > > list > > > > > > > > > > > > > > > > + of all primary physical PCI root ports and link each wi= th its own > > > > > instance > > > > > > > of > > > > > > > > > > > > > > > > + the PCI Feature Configuration Table. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @param RootBridge A pointer to the PCI_IO_DEVICE of= the PCI > > > > > Root > > > > > > > > Bridge > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @retval EFI_OUT_OF_RESOURCES unable to allocate buffer= to > > > store > > > > > PCI > > > > > > > > feature > > > > > > > > > > > > > > > > + configuration table for a= ll the physical PCI root > > > > > > > > > > > > > > > > + ports given > > > > > > > > > > > > > > > > + EFI_NOT_FOUND No PCI Bridge device foun= d > > > > > > > > > > > > > > > > + EFI_SUCCESS PCI Feature COnfiguration= table created > for > > > all > > > > > > > > > > > > > > > > + the PCI Rooot ports found > > > > > > > > > > > > > > > > + EFI_INVALID_PARAMETER invalid parameter passed = to the > > > > > routine > > > > > > > > which > > > > > > > > > > > > > > > > + creates the PCI controlle= r node for the primary > > > > > > > > > > > > > > > > + Root post list > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +EFI_STATUS > > > > > > > > > > > > > > > > +RecordPciRootPortBridges ( > > > > > > > > > > > > > > > > + IN PCI_IO_DEVICE *RootBridge > > > > > > > > > > > > > > > > + ) > > > > > > > > > > > > > > > > +{ > > > > > > > > > > > > > > > > + EFI_STATUS Status =3D EFI_NOT_FOUND; > > > > > > > > > > > > > > > > + LIST_ENTRY *Link; > > > > > > > > > > > > > > > > + PCI_IO_DEVICE *Device; > > > > > > > > > > > > > > > > + UINTN NumberOfRootPorts; > > > > > > > > > > > > > > > > + PRIMARY_ROOT_PORT_NODE *PrimaryRootPorts, > > > > > > > > > > > > > > > > + *TempNode; > > > > > > > > > > > > > > > > + UINT8 RootPortSecBus, > > > > > > > > > > > > > > > > + RootPortSubBus; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + DEBUG (( > > > > > > > > > > > > > > > > + DEBUG_INFO, "<<********** RecordPciRootPortBridges = - > > > start > > > > > > > > *************>>\n" > > > > > > > > > > > > > > > > + )); > > > > > > > > > > > > > > > > + NumberOfRootPorts =3D 0; > > > > > > > > > > > > > > > > + PrimaryRootPorts =3D NULL; > > > > > > > > > > > > > > > > + for ( Link =3D RootBridge->ChildList.ForwardLink > > > > > > > > > > > > > > > > + ; Link !=3D &RootBridge->ChildList > > > > > > > > > > > > > > > > + ; Link =3D Link->ForwardLink > > > > > > > > > > > > > > > > + ) { > > > > > > > > > > > > > > > > + Device =3D PCI_IO_DEVICE_FROM_LINK (Link); > > > > > > > > > > > > > > > > + if (IS_PCI_BRIDGE (&Device->Pci)) { > > > > > > > > > > > > > > > > + Status =3D GetPciRootPortBusAssigned ( > > > > > > > > > > > > > > > > + Device, > > > > > > > > > > > > > > > > + NULL, > > > > > > > > > > > > > > > > + &RootPortSecBus, > > > > > > > > > > > > > > > > + &RootPortSubBus > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + if ( !EFI_ERROR(Status)) { > > > > > > > > > > > > > > > > + DEBUG (( > > > > > > > > > > > > > > > > + DEBUG_INFO, "::Device [%02x|%02x|%02x] - SecB= us=3D0x%x, > > > > > > > > SubBus=3D0x%x\n", > > > > > > > > > > > > > > > > + Device->BusNumber, Device->DeviceNumber, Devi= ce- > > > > > > > > >FunctionNumber, > > > > > > > > > > > > > > > > + RootPortSecBus, RootPortSubBus > > > > > > > > > > > > > > > > + )); > > > > > > > > > > > > > > > > + } else { > > > > > > > > > > > > > > > > + DEBUG (( > > > > > > > > > > > > > > > > + DEBUG_ERROR, "Unexpected read error [0x%lx]::= Device > > > > > > > > [%02x|%02x|%02x]\n", > > > > > > > > > > > > > > > > + Status, Device->BusNumber, Device->DeviceNumb= er, > > > Device- > > > > > > > > >FunctionNumber > > > > > > > > > > > > > > > > + )); > > > > > > > > > > > > > > > > + RootPortSecBus =3D RootPortSubBus =3D 0; > > > > > > > > > > > > > > > > + continue; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + if ( !PrimaryRootPorts) { > > > > > > > > > > > > > > > > + NumberOfRootPorts++; > > > > > > > > > > > > > > > > + Status =3D CreatePrimaryPciRootPortNode ( > > > > > > > > > > > > > > > > + RootBridge, > > > > > > > > > > > > > > > > + Device, > > > > > > > > > > > > > > > > + RootPortSecBus, > > > > > > > > > > > > > > > > + RootPortSubBus, > > > > > > > > > > > > > > > > + &PrimaryRootPorts > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + if ( EFI_ERROR(Status)) { > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // abort mission to scan for all primary roots = ports of a > bridge > > > > > > > > > > > > > > > > + // controller if error encountered for very fir= st PCI primary > > > root > > > > > port > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + DEBUG (( > > > > > > > > > > > > > > > > + DEBUG_ERROR, "Unexpected node creation erro= r > > > > > [0x%lx]::Device > > > > > > > > [%02x|%02x|%02x]\n", > > > > > > > > > > > > > > > > + Status, Device->BusNumber, Device->DeviceNu= mber, > > > Device- > > > > > > > > >FunctionNumber > > > > > > > > > > > > > > > > + )); > > > > > > > > > > > > > > > > + return Status; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + DEBUG (( > > > > > > > > > > > > > > > > + DEBUG_INFO, "first primary root port found::D= evice > > > > > > > > [%02x|%02x|%02x]\n", > > > > > > > > > > > > > > > > + Device->BusNumber, Device->DeviceNumber, Devi= ce- > > > > > > > > >FunctionNumber > > > > > > > > > > > > > > > > + )); > > > > > > > > > > > > > > > > + } else { > > > > > > > > > > > > > > > > + if ( !CheckChildRootPort ( PrimaryRootPorts, Root= PortSecBus, > > > > > > > > RootPortSubBus)) { > > > > > > > > > > > > > > > > + NumberOfRootPorts++; > > > > > > > > > > > > > > > > + TempNode =3D NULL; > > > > > > > > > > > > > > > > + Status =3D CreatePrimaryPciRootPortNode ( > > > > > > > > > > > > > > > > + RootBridge, > > > > > > > > > > > > > > > > + Device, > > > > > > > > > > > > > > > > + RootPortSecBus, > > > > > > > > > > > > > > > > + RootPortSubBus, > > > > > > > > > > > > > > > > + &TempNode > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + if ( !EFI_ERROR(Status)) { > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // another primary root port found on the sam= e bridge > > > > > controller > > > > > > > > > > > > > > > > + // insert in the node list > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + InsertTailList ( &PrimaryRootPorts->NeighborR= ootPort, > > > > > > > &TempNode- > > > > > > > > >NeighborRootPort); > > > > > > > > > > > > > > > > + DEBUG (( > > > > > > > > > > > > > > > > + DEBUG_INFO, "next primary root port found= ::Device > > > > > > > > [%02x|%02x|%02x]\n", > > > > > > > > > > > > > > > > + Device->BusNumber, Device->DeviceNumber, = Device- > > > > > > > > >FunctionNumber > > > > > > > > > > > > > > > > + )); > > > > > > > > > > > > > > > > + } else { > > > > > > > > > > > > > > > > + DEBUG (( > > > > > > > > > > > > > > > > + DEBUG_ERROR, "Unexpected node creation er= ror > > > > > [0x%lx]::Device > > > > > > > > [%02x|%02x|%02x]\n", > > > > > > > > > > > > > > > > + Status, Device->BusNumber, Device->Device= Number, > > > Device- > > > > > > > > >FunctionNumber > > > > > > > > > > > > > > > > + )); > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // prepare the PCI root port and its feature configurat= ion table > list > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + if ( NumberOfRootPorts) { > > > > > > > > > > > > > > > > + Status =3D PreparePciControllerConfigurationTable ( > > > > > > > > > > > > > > > > + PrimaryRootPorts, > > > > > > > > > > > > > > > > + NumberOfRootPorts > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + } else { > > > > > > > > > > > > > > > > + DEBUG (( > > > > > > > > > > > > > > > > + DEBUG_INFO, "No PCI Root port found on this bridg= e!\n" > > > > > > > > > > > > > > > > + )); > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + DEBUG (( > > > > > > > > > > > > > > > > + DEBUG_INFO, "<<********** RecordPciRootPortBridges = - > > > end > > > > > > > > **********>>\n" > > > > > > > > > > > > > > > > + )); > > > > > > > > > > > > > > > > + return Status; > > > > > > > > > > > > > > > > +} > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + Enumerate all the nodes of the specified root bridge or= PCI-PCI > > > > > Bridge, to > > > > > > > > > > > > > > > > + configure the other PCI features. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @param RootBridge A pointer to the PCI_IO_DEVI= CE. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @retval EFI_SUCCESS The other PCI features co= nfiguration > > > > > during > > > > > > > > enumeration > > > > > > > > > > > > > > > > + of all the nodes of the P= CI root bridge instance > > > were > > > > > > > > > > > > > > > > + programmed in PCI-complia= nce pattern along > with > > > the > > > > > > > > > > > > > > > > + device-specific policy, a= s applicable. > > > > > > > > > > > > > > > > + @retval EFI_UNSUPPORTED One of the override opera= tion > > > maong > > > > > the > > > > > > > > nodes of > > > > > > > > > > > > > > > > + the PCI hierarchy resulte= d in a incompatible > > > address > > > > > > > > > > > > > > > > + range. > > > > > > > > > > > > > > > > + @retval EFI_INVALID_PARAMETER The override operation is > > > > > performed > > > > > > > > with invalid input > > > > > > > > > > > > > > > > + parameters. > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +EFI_STATUS > > > > > > > > > > > > > > > > +EnumerateOtherPciFeatures ( > > > > > > > > > > > > > > > > + IN PCI_IO_DEVICE *RootBridge > > > > > > > > > > > > > > > > + ) > > > > > > > > > > > > > > > > +{ > > > > > > > > > > > > > > > > + EFI_STATUS Status; > > > > > > > > > > > > > > > > + CHAR16 *Str; > > > > > > > > > > > > > > > > + UINTN OtherPciFeatureConfigPhase; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // check on PCI features configuration is complete and = re- > > > > > enumeration is > > > > > > > > required > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + if ( !CheckPciFeaturesConfigurationRequired ( RootBridg= e)) { > > > > > > > > > > > > > > > > + return EFI_ALREADY_STARTED; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + Str =3D ConvertDevicePathToText ( > > > > > > > > > > > > > > > > + DevicePathFromHandle (RootBridge->Handle), > > > > > > > > > > > > > > > > + FALSE, > > > > > > > > > > > > > > > > + FALSE > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + DEBUG ((DEBUG_INFO, "Enumerating PCI features for Root > > > > > Bridge %s\n", > > > > > > > > Str !=3D NULL ? Str : L"")); > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + for ( OtherPciFeatureConfigPhase =3D PciFeatureRootBrid= geScan > > > > > > > > > > > > > > > > + ; OtherPciFeatureConfigPhase <=3D > > > > > PciFeatureConfigurationComplete > > > > > > > > > > > > > > > > + ; OtherPciFeatureConfigPhase++ > > > > > > > > > > > > > > > > + ) { > > > > > > > > > > > > > > > > + switch ( OtherPciFeatureConfigPhase){ > > > > > > > > > > > > > > > > + case PciFeatureRootBridgeScan: > > > > > > > > > > > > > > > > + SetupPciFeaturesConfigurationDefaults (); > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + //first scan the entire root bridge heirarchy for= the primary PCI > > > > > root > > > > > > > > ports > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + RecordPciRootPortBridges ( RootBridge); > > > > > > > > > > > > > > > > + break; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + case PciFeatureGetDevicePolicy: > > > > > > > > > > > > > > > > + case PciFeatureSetupPhase: > > > > > > > > > > > > > > > > + DEBUG (( > > > > > > > > > > > > > > > > + DEBUG_INFO, "<<********** SetupPciFeatures - = start > > > > > > > > **********>>\n" > > > > > > > > > > > > > > > > + )); > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // enumerate the other PCI features > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + Status =3D SetupPciFeatures ( RootBridge, > > > > > OtherPciFeatureConfigPhase); > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + DEBUG (( > > > > > > > > > > > > > > > > + DEBUG_INFO, "<<********** SetupPciFeatures - = end > > > > > > > > **********>>\n" > > > > > > > > > > > > > > > > + )); > > > > > > > > > > > > > > > > + break; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + case PciFeatureConfigurationPhase: > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // override the PCI features as per enumeration p= hase > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + DEBUG ((DEBUG_INFO, "PCI features override for Ro= ot > > > > > Bridge %s\n", > > > > > > > > Str !=3D NULL ? Str : L"")); > > > > > > > > > > > > > > > > + DEBUG (( > > > > > > > > > > > > > > > > + DEBUG_INFO, "<<********** ProgramPciFeatures = - start > > > > > > > > **********>>\n" > > > > > > > > > > > > > > > > + )); > > > > > > > > > > > > > > > > + Status =3D ProgramPciFeatures ( RootBridge); > > > > > > > > > > > > > > > > + DEBUG (( > > > > > > > > > > > > > > > > + DEBUG_INFO, "<<********** ProgramPciFeatures = - end > > > > > > > > **********>>\n" > > > > > > > > > > > > > > > > + )); > > > > > > > > > > > > > > > > + break; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + case PciFeatureConfigurationComplete: > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // clean up the temporary resource nodes created = for this root > > > > > bridge > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + DestroyPrimaryRootPortNodes (); > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + ErasePciFeaturesConfigurationTable (); > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + if (Str !=3D NULL) { > > > > > > > > > > > > > > > > + FreePool (Str); > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // mark this root bridge as PCI features configuration = complete, > > > and > > > > > no > > > > > > > > new > > > > > > > > > > > > > > > > + // enumeration is required > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + AddRootBridgeInPciFeaturesConfigCompletionList ( RootBr= idge, > > > > > FALSE); > > > > > > > > > > > > > > > > + return Status; > > > > > > > > > > > > > > > > +} > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + This routine is invoked from the Stop () interface for = the EFI > > > handle of > > > > > > > the > > > > > > > > > > > > > > > > + RootBridge. Free up its node of type > > > > > > > > PCI_FEATURE_CONFIGURATION_COMPLETION_LIST. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @param RootBridge A pointer to the PCI_IO_DEVICE > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +VOID > > > > > > > > > > > > > > > > +DestroyRootBridgePciFeaturesConfigCompletionList ( > > > > > > > > > > > > > > > > + IN PCI_IO_DEVICE *RootBridge > > > > > > > > > > > > > > > > + ) > > > > > > > > > > > > > > > > +{ > > > > > > > > > > > > > > > > + LIST_ENTRY *Link; > > > > > > > > > > > > > > > > + PCI_FEATURE_CONFIGURATION_COMPLETION_LIST *Temp; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + if ( mPciFeaturesConfigurationCompletionList) { > > > > > > > > > > > > > > > > + Link =3D &mPciFeaturesConfigurationCompletionList- > > > >RootBridgeLink; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + do { > > > > > > > > > > > > > > > > + Temp =3D > > > > > > > > PCI_FEATURE_CONFIGURATION_COMPLETION_LIST_FROM_LINK > > > > > (Link); > > > > > > > > > > > > > > > > + if ( Temp->RootBridgeHandle =3D=3D RootBridge->Hand= le) { > > > > > > > > > > > > > > > > + RemoveEntryList ( Link); > > > > > > > > > > > > > > > > + FreePool ( Temp); > > > > > > > > > > > > > > > > + return; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + Link =3D Link->ForwardLink; > > > > > > > > > > > > > > > > + } while (Link !=3D &mPciFeaturesConfigurationCompleti= onList- > > > > > > > > >RootBridgeLink); > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // not found on the PCI feature configuration completio= n list, > > > return > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + return; > > > > > > > > > > > > > > > > +} > > > > > > > > > > > > > > > > diff --git > > > a/MdeModulePkg/Bus/Pci/PciBusDxe/PciFeatureSupport.h > > > > > > > > b/MdeModulePkg/Bus/Pci/PciBusDxe/PciFeatureSupport.h > > > > > > > > new file mode 100644 > > > > > > > > index 0000000000..9f225fa993 > > > > > > > > --- /dev/null > > > > > > > > +++ b/MdeModulePkg/Bus/Pci/PciBusDxe/PciFeatureSupport.h > > > > > > > > @@ -0,0 +1,201 @@ > > > > > > > > +/** @file > > > > > > > > > > > > > > > > + PCI standard feature support functions implementation f= or PCI > > > Bus > > > > > > > > module.. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +Copyright (c) 2019, Intel Corporation. All rights reserve= d.
> > > > > > > > > > > > > > > > +SPDX-License-Identifier: BSD-2-Clause-Patent > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +#ifndef _EFI_PCI_FEATURES_SUPPORT_H_ > > > > > > > > > > > > > > > > +#define _EFI_PCI_FEATURES_SUPPORT_H_ > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +#include "PciBus.h" > > > > > > > > > > > > > > > > +#include "PciPlatformSupport.h" > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +// > > > > > > > > > > > > > > > > +// Macro definitions for the PCI Features support PCD > > > > > > > > > > > > > > > > +// > > > > > > > > > > > > > > > > +#define PCI_FEATURE_SUPPORT_FLAG_MPS BIT0 > > > > > > > > > > > > > > > > +#define PCI_FEATURE_SUPPORT_FLAG_MRRS BIT1 > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +// > > > > > > > > > > > > > > > > +// defines the data structure to hold the details of the = PCI Root > > > port > > > > > > > devices > > > > > > > > > > > > > > > > +// > > > > > > > > > > > > > > > > +typedef struct _PRIMARY_ROOT_PORT_NODE > > > > > > > > PRIMARY_ROOT_PORT_NODE; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +// > > > > > > > > > > > > > > > > +// defines the data structure to hold the configuration d= ata for the > > > > > other > > > > > > > > PCI > > > > > > > > > > > > > > > > +// features > > > > > > > > > > > > > > > > +// > > > > > > > > > > > > > > > > +typedef struct _OTHER_PCI_FEATURES_CONFIGURATION_TABLE > > > > > > > > OTHER_PCI_FEATURES_CONFIGURATION_TABLE; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +// > > > > > > > > > > > > > > > > +// Defines for the PCI features configuration completion = and re- > > > > > > > > enumeration list > > > > > > > > > > > > > > > > +// > > > > > > > > > > > > > > > > +typedef struct > > > _PCI_FEATURE_CONFIGURATION_COMPLETION_LIST > > > > > > > > PCI_FEATURE_CONFIGURATION_COMPLETION_LIST; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +// > > > > > > > > > > > > > > > > +// Signature value for the PCI Root Port node > > > > > > > > > > > > > > > > +// > > > > > > > > > > > > > > > > +#define PCI_ROOT_PORT_SIGNATURE SIGNATURE_3= 2 ('p', > > > 'c', > > > > > 'i', > > > > > > > 'p') > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +// > > > > > > > > > > > > > > > > +// Definitions of the PCI Root Port data structure member= s > > > > > > > > > > > > > > > > +// > > > > > > > > > > > > > > > > +struct _PRIMARY_ROOT_PORT_NODE { > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // Signature header > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + UINT32 Signature; > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // linked list pointers to next node > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + LIST_ENTRY NeighborRootP= ort; > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // EFI handle of the parent Root Bridge instance > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + EFI_HANDLE RootBridgeHan= dle; > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // EFI handle of the PCI controller > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + EFI_HANDLE RootPortHandl= e; > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // PCI Secondary bus value of the PCI controller > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + UINT8 SecondaryBusS= tart; > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // PCI Subordinate bus value of the PCI controller > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + UINT8 SecondaryBusE= nd; > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // pointer to the corresponding PCI feature configurati= on Table > > > node > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + OTHER_PCI_FEATURES_CONFIGURATION_TABLE > > > > > > > > *OtherPciFeaturesConfigurationTable; > > > > > > > > > > > > > > > > +}; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +#define PRIMARY_ROOT_PORT_NODE_FROM_LINK(a) \ > > > > > > > > > > > > > > > > + CR (a, PRIMARY_ROOT_PORT_NODE, NeighborRootPort, > > > > > > > > PCI_ROOT_PORT_SIGNATURE) > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +// > > > > > > > > > > > > > > > > +// Definition of the PCI Feature configuration Table memb= ers > > > > > > > > > > > > > > > > +// > > > > > > > > > > > > > > > > +struct _OTHER_PCI_FEATURES_CONFIGURATION_TABLE { > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // Configuration Table ID > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + UINTN ID; > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // to configure the PCI feature Maximum payload size to= maintain > > > the > > > > > > > data > > > > > > > > packet > > > > > > > > > > > > > > > > + // size among all the PCI devices in the PCI hierarchy > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + UINT8 Max_Payload_S= ize; > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // to configure the PCI feature maximum read request si= ze to > > > > > maintain > > > > > > > the > > > > > > > > memory > > > > > > > > > > > > > > > > + // requester size among all the PCI devices in the PCI = hierarchy > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + UINT8 Max_Read_Requ= est_Size; > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // lock the Max_Read_Request_Size for the entire PCI tr= ee of a > > > root > > > > > port > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + BOOLEAN Lock_Max_Read= _Request_Size; > > > > > > > > > > > > > > > > +}; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +// > > > > > > > > > > > > > > > > +// PCI feature configuration node signature value > > > > > > > > > > > > > > > > +// > > > > > > > > > > > > > > > > +#define PCI_FEATURE_CONFIGURATION_SIGNATURE > > > > > > > > SIGNATURE_32 ('p', 'c', 'i', 'f') > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +struct _PCI_FEATURE_CONFIGURATION_COMPLETION_LIST { > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // Signature header > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + UINT32 Signature; > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // link to next Root Bridge whose PCI Feature configura= tion is > > > > > complete > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + LIST_ENTRY RootBridgeLin= k; > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // EFI handle of the Root Bridge whose PCI feature conf= iguration > > > is > > > > > > > > complete > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + EFI_HANDLE RootBridgeHan= dle; > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // indication for complete re-enumeration of the PCI fe= ature > > > > > > > configuration > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + BOOLEAN > > ReEnumeratePciFeatureConfiguration; > > > > > > > > > > > > > > > > +}; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +#define > > > > > > > > > PCI_FEATURE_CONFIGURATION_COMPLETION_LIST_FROM_LINK(a) > > > \ > > > > > > > > > > > > > > > > + CR (a, PCI_FEATURE_CONFIGURATION_COMPLETION_LIST, > > > > > > > > RootBridgeLink, PCI_FEATURE_CONFIGURATION_SIGNATURE) > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +// > > > > > > > > > > > > > > > > +// Declaration of the internal sub-phases within the PCI = Feature > > > > > > > > enumeration > > > > > > > > > > > > > > > > +// > > > > > > > > > > > > > > > > +typedef enum { > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // initial phase in configuring the other PCI features = to record the > > > > > primary > > > > > > > > > > > > > > > > + // root ports > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + PciFeatureRootBridgeScan, > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // get the PCI device-specific platform policies and al= ign with > > > device > > > > > > > > capabilities > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + PciFeatureGetDevicePolicy, > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // align all PCI nodes in the PCI heirarchical tree > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + PciFeatureSetupPhase, > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // finally override to complete configuration of the PC= I feature > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + PciFeatureConfigurationPhase, > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // PCI feature configuration complete > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + PciFeatureConfigurationComplete > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +}PCI_FEATURE_CONFIGURATION_PHASE; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + Main routine to indicate platform selection of any of t= he other > PCI > > > > > > > features > > > > > > > > > > > > > > > > + to be configured by this driver > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @retval TRUE platform has selected the other PCI fea= tures to > be > > > > > > > > configured > > > > > > > > > > > > > > > > + FALSE platform has not selected any of the ot= her PCI > > > features > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +BOOLEAN > > > > > > > > > > > > > > > > +CheckOtherPciFeaturesPcd ( > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + Enumerate all the nodes of the specified root bridge or= PCI-PCI > > > > > Bridge, to > > > > > > > > > > > > > > > > + configure the other PCI features. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @param RootBridge A pointer to the PCI_IO_DEVI= CE. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @retval EFI_SUCCESS The other PCI features co= nfiguration > > > > > during > > > > > > > > enumeration > > > > > > > > > > > > > > > > + of all the nodes of the P= CI root bridge instance > > > were > > > > > > > > > > > > > > > > + programmed in PCI-complia= nce pattern along > with > > > the > > > > > > > > > > > > > > > > + device-specific policy, a= s applicable. > > > > > > > > > > > > > > > > + @retval EFI_UNSUPPORTED One of the override opera= tion > > > maong > > > > > the > > > > > > > > nodes of > > > > > > > > > > > > > > > > + the PCI hierarchy resulte= d in a incompatible > > > address > > > > > > > > > > > > > > > > + range. > > > > > > > > > > > > > > > > + @retval EFI_INVALID_PARAMETER The override operation is > > > > > performed > > > > > > > > with invalid input > > > > > > > > > > > > > > > > + parameters. > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +EFI_STATUS > > > > > > > > > > > > > > > > +EnumerateOtherPciFeatures ( > > > > > > > > > > > > > > > > + IN PCI_IO_DEVICE *RootBridge > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + This routine is invoked from the Stop () interface for = the EFI > > > handle of > > > > > > > the > > > > > > > > > > > > > > > > + RootBridge. Free up its node of type > > > > > > > > PCI_FEATURE_CONFIGURATION_COMPLETION_LIST. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @param RootBridge A pointer to the PCI_IO_DEVICE > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +VOID > > > > > > > > > > > > > > > > +DestroyRootBridgePciFeaturesConfigCompletionList ( > > > > > > > > > > > > > > > > + IN PCI_IO_DEVICE *RootBridge > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > +#endif > > > > > > > > > > > > > > > > diff --git > > > a/MdeModulePkg/Bus/Pci/PciBusDxe/PciPlatformSupport.c > > > > > > > > b/MdeModulePkg/Bus/Pci/PciBusDxe/PciPlatformSupport.c > > > > > > > > new file mode 100644 > > > > > > > > index 0000000000..d94037d69a > > > > > > > > --- /dev/null > > > > > > > > +++ b/MdeModulePkg/Bus/Pci/PciBusDxe/PciPlatformSupport.c > > > > > > > > @@ -0,0 +1,565 @@ > > > > > > > > +/** @file > > > > > > > > > > > > > > > > + This file encapsulate the usage of PCI Platform Protoco= l > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + This file define the necessary hooks used to obtain the= platform > > > > > > > > > > > > > > > > + level data and policies which could be used in the PCI > > > Enumeration > > > > > > > phases > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +Copyright (c) 2019, Intel Corporation. All rights reserve= d.
> > > > > > > > > > > > > > > > +SPDX-License-Identifier: BSD-2-Clause-Patent > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +#include "PciPlatformSupport.h" > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +EFI_PCI_PLATFORM_PROTOCOL > *mPciPlatformProtocol; > > > > > > > > > > > > > > > > +EFI_PCI_OVERRIDE_PROTOCOL > *mPciOverrideProtocol; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +EFI_PCI_PLATFORM_PROTOCOL2 > > > *mPciPlatformProtocol2; > > > > > > > > > > > > > > > > +EFI_PCI_OVERRIDE_PROTOCOL2 > > *mPciOverrideProtocol2; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + This function retrieves the PCI Platform Protocol publi= shed by > > > > > platform > > > > > > > > driver > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +VOID > > > > > > > > > > > > > > > > +GetPciPlatformProtocol ( > > > > > > > > > > > > > > > > + ) > > > > > > > > > > > > > > > > +{ > > > > > > > > > > > > > > > > + mPciPlatformProtocol2 =3D NULL; > > > > > > > > > > > > > > > > + gBS->LocateProtocol ( > > > > > > > > > > > > > > > > + &gEfiPciPlatformProtocol2Guid, > > > > > > > > > > > > > > > > + NULL, > > > > > > > > > > > > > > > > + (VOID **) &mPciPlatformProtocol2 > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // If PCI Platform protocol doesn't exist, try to get P= ci Override > > > > > Protocol. > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + if (mPciPlatformProtocol2 =3D=3D NULL) { > > > > > > > > > > > > > > > > + mPciOverrideProtocol2 =3D NULL; > > > > > > > > > > > > > > > > + gBS->LocateProtocol ( > > > > > > > > > > > > > > > > + &gEfiPciOverrideProtocol2Guid, > > > > > > > > > > > > > > > > + NULL, > > > > > > > > > > > > > > > > + (VOID **) &mPciOverrideProtocol2 > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // fetch the old PCI Platform Protocols if new are not = installed > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + if (mPciOverrideProtocol2 =3D=3D NULL) { > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + mPciPlatformProtocol =3D NULL; > > > > > > > > > > > > > > > > + gBS->LocateProtocol ( > > > > > > > > > > > > > > > > + &gEfiPciPlatformProtocolGuid, > > > > > > > > > > > > > > > > + NULL, > > > > > > > > > > > > > > > > + (VOID **) &mPciPlatformProtocol > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // If PCI Platform protocol doesn't exist, try to ge= t Pci Override > > > > > Protocol. > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + if (mPciPlatformProtocol =3D=3D NULL) { > > > > > > > > > > > > > > > > + mPciOverrideProtocol =3D NULL; > > > > > > > > > > > > > > > > + gBS->LocateProtocol ( > > > > > > > > > > > > > > > > + &gEfiPciOverrideProtocolGuid, > > > > > > > > > > > > > > > > + NULL, > > > > > > > > > > > > > > > > + (VOID **) &mPciOverrideProtocol > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > +} > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + This function indicates the presence of PCI Platform dr= iver > > > > > > > > > > > > > > > > + @retval TRUE or FALSE > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +BOOLEAN > > > > > > > > > > > > > > > > +CheckPciPlatformProtocolInstall ( > > > > > > > > > > > > > > > > + ) > > > > > > > > > > > > > > > > +{ > > > > > > > > > > > > > > > > + if (mPciPlatformProtocol2 !=3D NULL) { > > > > > > > > > > > > > > > > + return TRUE; > > > > > > > > > > > > > > > > + } else if (mPciOverrideProtocol2 !=3D NULL) { > > > > > > > > > > > > > > > > + return TRUE; > > > > > > > > > > > > > > > > + } else { > > > > > > > > > > > > > > > > + if (mPciPlatformProtocol !=3D NULL) { > > > > > > > > > > > > > > > > + return TRUE; > > > > > > > > > > > > > > > > + } else if (mPciOverrideProtocol !=3D NULL){ > > > > > > > > > > > > > > > > + return TRUE; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + return FALSE; > > > > > > > > > > > > > > > > +} > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + Provides the hooks from the PCI bus driver to every PCI= controller > > > > > > > > (device/function) at various > > > > > > > > > > > > > > > > + stages of the PCI enumeration process that allow the ho= st bridge > > > > > driver > > > > > > > to > > > > > > > > preinitialize individual > > > > > > > > > > > > > > > > + PCI controllers before enumeration. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + This function is called during the PCI enumeration proc= ess. No > > > specific > > > > > > > > action is expected from this > > > > > > > > > > > > > > > > + member function. It allows the host bridge driver to pr= einitialize > > > > > > > individual > > > > > > > > PCI controllers before > > > > > > > > > > > > > > > > + enumeration. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @param[in] HostBridgeHandle The associated PCI host= bridge > > > > > handle. > > > > > > > > > > > > > > > > + @param[in] RootBridgeHandle The associated PCI root= bridge > > > > > handle. > > > > > > > > > > > > > > > > + @param[in] RootBridgePciAddress The address of the PCI = device > > > on > > > > > the > > > > > > > > PCI bus. > > > > > > > > > > > > > > > > + @param[in] Phase The phase of the PCI controll= er > > > enumeration. > > > > > > > > > > > > > > > > + @param[in] ExecPhase Defines the execution phase o= f the PCI > > > > > chipset > > > > > > > > driver. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @retval Status returns the status from the P= CI Platform > > > > > protocol as > > > > > > > is > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +EFI_STATUS > > > > > > > > > > > > > > > > +PciPlatformPreprocessController ( > > > > > > > > > > > > > > > > + IN EFI_HANDLE HostBr= idgeHandle, > > > > > > > > > > > > > > > > + IN EFI_HANDLE RootBr= idgeHandle, > > > > > > > > > > > > > > > > + IN EFI_PCI_ROOT_BRIDGE_IO_PROTOCOL_PCI_ADDRESS > > > > > > > > RootBridgePciAddress, > > > > > > > > > > > > > > > > + IN EFI_PCI_CONTROLLER_RESOURCE_ALLOCATION_PHASE > > > Phase, > > > > > > > > > > > > > > > > + IN EFI_PCI_EXECUTION_PHASE ExecPh= ase > > > > > > > > > > > > > > > > + ) > > > > > > > > > > > > > > > > +{ > > > > > > > > > > > > > > > > + EFI_STATUS Status; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + if (mPciPlatformProtocol2 !=3D NULL) { > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // Call PlatformPci::PrepController() if the protocol= is present. > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + Status =3D mPciPlatformProtocol2->PlatformPrepControl= ler ( > > > > > > > > > > > > > > > > + > > > > > > > > (EFI_PCI_PLATFORM_PROTOCOL*)mPciPlatformProtocol2, > > > > > > > > > > > > > > > > + HostBridgeHandle, > > > > > > > > > > > > > > > > + RootBridgeHandle, > > > > > > > > > > > > > > > > + RootBridgePciAddres= s, > > > > > > > > > > > > > > > > + Phase, > > > > > > > > > > > > > > > > + ExecPhase > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + } else if (mPciOverrideProtocol2 !=3D NULL) { > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // Call PlatformPci::PrepController() if the protocol= is present. > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + Status =3D mPciOverrideProtocol2->PlatformPrepControl= ler ( > > > > > > > > > > > > > > > > + > > > > > > > > (EFI_PCI_PLATFORM_PROTOCOL*)mPciOverrideProtocol2, > > > > > > > > > > > > > > > > + HostBridgeHandle, > > > > > > > > > > > > > > > > + RootBridgeHandle, > > > > > > > > > > > > > > > > + RootBridgePciAddres= s, > > > > > > > > > > > > > > > > + Phase, > > > > > > > > > > > > > > > > + ExecPhase > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + } else { > > > > > > > > > > > > > > > > + if (mPciPlatformProtocol !=3D NULL) { > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // Call PlatformPci::PrepController() if the protoc= ol is present. > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + Status =3D mPciPlatformProtocol->PlatformPrepContro= ller ( > > > > > > > > > > > > > > > > + mPciPlatformProtoco= l, > > > > > > > > > > > > > > > > + HostBridgeHandle, > > > > > > > > > > > > > > > > + RootBridgeHandle, > > > > > > > > > > > > > > > > + RootBridgePciAddres= s, > > > > > > > > > > > > > > > > + Phase, > > > > > > > > > > > > > > > > + ExecPhase > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + } else if (mPciOverrideProtocol !=3D NULL) { > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // Call PlatformPci::PrepController() if the protoc= ol is present. > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + Status =3D mPciOverrideProtocol->PlatformPrepContro= ller ( > > > > > > > > > > > > > > > > + mPciOverrideProtoco= l, > > > > > > > > > > > > > > > > + HostBridgeHandle, > > > > > > > > > > > > > > > > + RootBridgeHandle, > > > > > > > > > > > > > > > > + RootBridgePciAddres= s, > > > > > > > > > > > > > > > > + Phase, > > > > > > > > > > > > > > > > + ExecPhase > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + } else { > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // return PCI Platform Protocol not found > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + return EFI_NOT_FOUND; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + return Status; > > > > > > > > > > > > > > > > +} > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + This function notifies the PCI Platform driver about th= e PCI host > > > > > bridge > > > > > > > > resource > > > > > > > > > > > > > > > > + allocation phase and PCI execution phase. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @param[in] HostBridge The handle of the host bridg= e > > > controller. > > > > > > > > > > > > > > > > + @param[in] Phase The phase of the PCI bus enu= meration. > > > > > > > > > > > > > > > > + @param[in] ExecPhase Defines the execution phase = of the PCI > > > > > > > chipset > > > > > > > > driver. > > > > > > > > > > > > > > > > + @retval Status returns the status from the= PCI Platform > > > > > protocol > > > > > > > as > > > > > > > > is > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +EFI_STATUS > > > > > > > > > > > > > > > > +PciPlatformNotifyPhase ( > > > > > > > > > > > > > > > > + IN EFI_HANDLE Hos= tBridgeHandle, > > > > > > > > > > > > > > > > + IN EFI_PCI_HOST_BRIDGE_RESOURCE_ALLOCATION_PHASE > > > Phase, > > > > > > > > > > > > > > > > + IN EFI_PCI_EXECUTION_PHASE Exe= cPhase > > > > > > > > > > > > > > > > + ) > > > > > > > > > > > > > > > > +{ > > > > > > > > > > > > > > > > + EFI_STATUS Status; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + if ( mPciPlatformProtocol2 !=3D NULL) { > > > > > > > > > > > > > > > > + Status =3D mPciPlatformProtocol2->PlatformNotify ( > > > > > > > > > > > > > > > > + > > > > > > > > (EFI_PCI_PLATFORM_PROTOCOL*)mPciPlatformProtocol2, > > > > > > > > > > > > > > > > + HostBridgeHandle, > > > > > > > > > > > > > > > > + Phase, > > > > > > > > > > > > > > > > + ExecPhase > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + } else if ( mPciOverrideProtocol2 !=3D NULL) { > > > > > > > > > > > > > > > > + Status =3D mPciOverrideProtocol2->PlatformNotify ( > > > > > > > > > > > > > > > > + > > > > > > > > (EFI_PCI_PLATFORM_PROTOCOL*)mPciOverrideProtocol2, > > > > > > > > > > > > > > > > + HostBridgeHandle, > > > > > > > > > > > > > > > > + Phase, > > > > > > > > > > > > > > > > + ExecPhase > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + } else { > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + if ( mPciPlatformProtocol !=3D NULL) { > > > > > > > > > > > > > > > > + Status =3D mPciPlatformProtocol->PlatformNotify ( > > > > > > > > > > > > > > > > + mPciPlatformProtoco= l, > > > > > > > > > > > > > > > > + HostBridgeHandle, > > > > > > > > > > > > > > > > + Phase, > > > > > > > > > > > > > > > > + ExecPhase > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + } else if ( mPciOverrideProtocol !=3D NULL){ > > > > > > > > > > > > > > > > + Status =3D mPciOverrideProtocol->PlatformNotify ( > > > > > > > > > > > > > > > > + mPciOverrideProtoco= l, > > > > > > > > > > > > > > > > + HostBridgeHandle, > > > > > > > > > > > > > > > > + Phase, > > > > > > > > > > > > > > > > + ExecPhase > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + } else { > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // return PCI Platform Protocol not found > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + return EFI_NOT_FOUND; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + return Status; > > > > > > > > > > > > > > > > +} > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + This function retrieves the PCI platform policy. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @param PciPolicy pointer to the legacy > > > > > EFI_PCI_PLATFORM_POLICY > > > > > > > > > > > > > > > > + @retval Status returns the status from the PCI P= latform > > > protocol > > > > > as is > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +EFI_STATUS > > > > > > > > > > > > > > > > +PciGetPlatformPolicy ( > > > > > > > > > > > > > > > > + OUT EFI_PCI_PLATFORM_POLICY *PciPolicy > > > > > > > > > > > > > > > > + ) > > > > > > > > > > > > > > > > +{ > > > > > > > > > > > > > > > > + EFI_STATUS Status; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + if ( mPciPlatformProtocol2 !=3D NULL) { > > > > > > > > > > > > > > > > + Status =3D mPciPlatformProtocol2->GetPlatformPolicy= ( > > > > > > > > > > > > > > > > + > > > > > > > > (EFI_PCI_PLATFORM_PROTOCOL*)mPciPlatformProtocol2, > > > > > > > > > > > > > > > > + PciPolicy > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + } else if ( mPciOverrideProtocol2 !=3D NULL) { > > > > > > > > > > > > > > > > + Status =3D mPciOverrideProtocol2->GetPlatformPolicy= ( > > > > > > > > > > > > > > > > + > > > > > > > > (EFI_PCI_PLATFORM_PROTOCOL*)mPciOverrideProtocol2, > > > > > > > > > > > > > > > > + PciPolicy > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + } else { > > > > > > > > > > > > > > > > + if ( mPciPlatformProtocol !=3D NULL) { > > > > > > > > > > > > > > > > + Status =3D mPciPlatformProtocol->GetPlatformPolicy = ( > > > > > > > > > > > > > > > > + mPciPlatformProtoco= l, > > > > > > > > > > > > > > > > + PciPolicy > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + if ( mPciOverrideProtocol !=3D NULL) { > > > > > > > > > > > > > > > > + Status =3D mPciOverrideProtocol->GetPlatformPolicy = ( > > > > > > > > > > > > > > > > + mPciOverrideProtoco= l, > > > > > > > > > > > > > > > > + PciPolicy > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + } else { > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // return PCI Platform Protocol not found > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + return EFI_NOT_FOUND; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + return Status; > > > > > > > > > > > > > > > > +} > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + This function retrieves the Option ROM image and size f= rom the > > > > > Platform. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + It uses the PCI_IO_DEVICE internal fields are used to s= tore > > > OpROM > > > > > > > > image/size > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @param Controller An EFI handle for the PCI bus con= troller. > > > > > > > > > > > > > > > > + @param PciIoDevice A PCI_IO_DEVICE pointer to the PC= I IO > > > device > > > > > to > > > > > > > be > > > > > > > > registered. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @retval EFI_SUCCESS The option ROM was avail= able for > this > > > > > device > > > > > > > > and loaded into memory. > > > > > > > > > > > > > > > > + @retval EFI_NOT_FOUND No option ROM was availa= ble for > > > this > > > > > > > device. > > > > > > > > > > > > > > > > + @retval EFI_OUT_OF_RESOURCES No memory was available = to > > > load > > > > > the > > > > > > > > option ROM. > > > > > > > > > > > > > > > > + @retval EFI_DEVICE_ERROR An error occurred in obt= aining > the > > > > > option > > > > > > > > ROM. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +EFI_STATUS > > > > > > > > > > > > > > > > +GetPlatformPciOptionRom ( > > > > > > > > > > > > > > > > + IN EFI_HANDLE Controller, > > > > > > > > > > > > > > > > + IN PCI_IO_DEVICE *PciIoDevice > > > > > > > > > > > > > > > > + ) > > > > > > > > > > > > > > > > +{ > > > > > > > > > > > > > > > > + EFI_STATUS Status; > > > > > > > > > > > > > > > > + VOID *PlatformOpRomBuffer; > > > > > > > > > > > > > > > > + UINTN PlatformOpRomSize; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + if (mPciPlatformProtocol2 !=3D NULL) { > > > > > > > > > > > > > > > > + Status =3D mPciPlatformProtocol2->GetPciRom ( > > > > > > > > > > > > > > > > + > > > > > > > > (EFI_PCI_PLATFORM_PROTOCOL*)mPciPlatformProtocol2, > > > > > > > > > > > > > > > > + PciIoDevice->Handle= , > > > > > > > > > > > > > > > > + &PlatformOpRomBuffe= r, > > > > > > > > > > > > > > > > + &PlatformOpRomSize > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + } else if (mPciOverrideProtocol2 !=3D NULL) { > > > > > > > > > > > > > > > > + Status =3D mPciOverrideProtocol2->GetPciRom ( > > > > > > > > > > > > > > > > + > > > > > > > > (EFI_PCI_PLATFORM_PROTOCOL*)mPciOverrideProtocol2, > > > > > > > > > > > > > > > > + PciIoDevice->Handle= , > > > > > > > > > > > > > > > > + &PlatformOpRomBuffe= r, > > > > > > > > > > > > > > > > + &PlatformOpRomSize > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + } else { > > > > > > > > > > > > > > > > + if (mPciPlatformProtocol !=3D NULL) { > > > > > > > > > > > > > > > > + Status =3D mPciPlatformProtocol->GetPciRom ( > > > > > > > > > > > > > > > > + mPciPlatformProtoco= l, > > > > > > > > > > > > > > > > + PciIoDevice->Handle= , > > > > > > > > > > > > > > > > + &PlatformOpRomBuffe= r, > > > > > > > > > > > > > > > > + &PlatformOpRomSize > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + } else if (mPciOverrideProtocol !=3D NULL) { > > > > > > > > > > > > > > > > + Status =3D mPciOverrideProtocol->GetPciRom ( > > > > > > > > > > > > > > > > + mPciOverrideProto= col, > > > > > > > > > > > > > > > > + PciIoDevice->Hand= le, > > > > > > > > > > > > > > > > + &PlatformOpRomBuf= fer, > > > > > > > > > > > > > > > > + &PlatformOpRomSiz= e > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + } else { > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // return PCI Platform Protocol not found > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + return EFI_NOT_FOUND; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + if (!EFI_ERROR (Status)) { > > > > > > > > > > > > > > > > + PciIoDevice->EmbeddedRom =3D FALSE; > > > > > > > > > > > > > > > > + PciIoDevice->RomSize =3D (UINT32)PlatformOpRom= Size; > > > > > > > > > > > > > > > > + PciIoDevice->PciIo.RomSize =3D PlatformOpRomSize; > > > > > > > > > > > > > > > > + PciIoDevice->PciIo.RomImage =3D PlatformOpRomBuffer; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + return Status; > > > > > > > > > > > > > > > > +} > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + Helper routine to indicate whether the given PCI device= specific > > > > > policy > > > > > > > > value > > > > > > > > > > > > > > > > + dictates to override the Max_Payload_Size to a particul= ar value, > > > or > > > > > set as > > > > > > > > per > > > > > > > > > > > > > > > > + device capability. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @param MPS Input device-specific policy should be = in terms of > > > > > type > > > > > > > > > > > > > > > > + EFI_PCI_CONF_MAX_PAYLOAD_SIZE > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @retval TRUE Setup Max_Payload_Size as per device ca= pability > > > > > > > > > > > > > > > > + FALSE override as per device-specific platfor= m policy > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +BOOLEAN > > > > > > > > > > > > > > > > +SetupMpsAsPerDeviceCapability ( > > > > > > > > > > > > > > > > + IN UINT8 MPS > > > > > > > > > > > > > > > > +) > > > > > > > > > > > > > > > > +{ > > > > > > > > > > > > > > > > + if ( MPS =3D=3D EFI_PCI_CONF_MAX_PAYLOAD_SIZE_AUTO) { > > > > > > > > > > > > > > > > + return TRUE; > > > > > > > > > > > > > > > > + } else { > > > > > > > > > > > > > > > > + return FALSE; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > +} > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + Helper routine to indicate whether the given PCI device= specific > > > > > policy > > > > > > > > value > > > > > > > > > > > > > > > > + dictates to override the Max_Read_Req_Size to a particu= lar > value, > > > or > > > > > set > > > > > > > as > > > > > > > > per > > > > > > > > > > > > > > > > + device capability. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @param MRRS Input device-specific policy should be = in terms > > > of > > > > > type > > > > > > > > > > > > > > > > + EFI_PCI_CONF_MAX_READ_REQ_SIZE > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @retval TRUE Setup Max_Read_Req_Size as per device > > > capability > > > > > > > > > > > > > > > > + FALSE override as per device-specific platfor= m policy > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +BOOLEAN > > > > > > > > > > > > > > > > +SetupMrrsAsPerDeviceCapability ( > > > > > > > > > > > > > > > > + IN UINT8 MRRS > > > > > > > > > > > > > > > > +) > > > > > > > > > > > > > > > > +{ > > > > > > > > > > > > > > > > + if ( MRRS =3D=3D EFI_PCI_CONF_MAX_READ_REQ_SIZE_AUTO) { > > > > > > > > > > > > > > > > + return TRUE; > > > > > > > > > > > > > > > > + } else { > > > > > > > > > > > > > > > > + return FALSE; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > +} > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + Routine to translate the given device-specific platform= policy > from > > > > > type > > > > > > > > > > > > > > > > + EFI_PCI_CONF_MAX_PAYLOAD_SIZE to HW-specific value, as = per > > > PCI > > > > > > > Base > > > > > > > > Specification > > > > > > > > > > > > > > > > + Revision 4.0; for the PCI feature Max_Payload_Size. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @param MPS Input device-specific policy should be = in terms of > > > > > type > > > > > > > > > > > > > > > > + EFI_PCI_CONF_MAX_PAYLOAD_SIZE > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @retval Range values for the Max_Payload_Size a= s defined in > > > the > > > > > > > PCI > > > > > > > > > > > > > > > > + Base Specification 4.0 > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +UINT8 > > > > > > > > > > > > > > > > +TranslateMpsSetupValueToPci ( > > > > > > > > > > > > > > > > + IN UINT8 MPS > > > > > > > > > > > > > > > > +) > > > > > > > > > > > > > > > > +{ > > > > > > > > > > > > > > > > + switch (MPS) { > > > > > > > > > > > > > > > > + case EFI_PCI_CONF_MAX_PAYLOAD_SIZE_128B: > > > > > > > > > > > > > > > > + return PCIE_MAX_PAYLOAD_SIZE_128B; > > > > > > > > > > > > > > > > + case EFI_PCI_CONF_MAX_PAYLOAD_SIZE_256B: > > > > > > > > > > > > > > > > + return PCIE_MAX_PAYLOAD_SIZE_256B; > > > > > > > > > > > > > > > > + case EFI_PCI_CONF_MAX_PAYLOAD_SIZE_512B: > > > > > > > > > > > > > > > > + return PCIE_MAX_PAYLOAD_SIZE_512B; > > > > > > > > > > > > > > > > + case EFI_PCI_CONF_MAX_PAYLOAD_SIZE_1024B: > > > > > > > > > > > > > > > > + return PCIE_MAX_PAYLOAD_SIZE_1024B; > > > > > > > > > > > > > > > > + case EFI_PCI_CONF_MAX_PAYLOAD_SIZE_2048B: > > > > > > > > > > > > > > > > + return PCIE_MAX_PAYLOAD_SIZE_2048B; > > > > > > > > > > > > > > > > + case EFI_PCI_CONF_MAX_PAYLOAD_SIZE_4096B: > > > > > > > > > > > > > > > > + return PCIE_MAX_PAYLOAD_SIZE_4096B; > > > > > > > > > > > > > > > > + default: > > > > > > > > > > > > > > > > + return PCIE_MAX_PAYLOAD_SIZE_128B; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > +} > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + Routine to translate the given device-specific platform= policy > from > > > > > type > > > > > > > > > > > > > > > > + EFI_PCI_CONF_MAX_READ_REQ_SIZE to HW-specific value, as > > > per > > > > > PCI > > > > > > > > Base Specification > > > > > > > > > > > > > > > > + Revision 4.0; for the PCI feature Max_Read_Req_Size. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @param MRRS Input device-specific policy should be = in terms > > > of > > > > > type > > > > > > > > > > > > > > > > + EFI_PCI_CONF_MAX_READ_REQ_SIZE > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @retval Range values for the Max_Read_Req_Size = as defined > > > in > > > > > the > > > > > > > > PCI > > > > > > > > > > > > > > > > + Base Specification 4.0 > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +UINT8 > > > > > > > > > > > > > > > > +TranslateMrrsSetupValueToPci ( > > > > > > > > > > > > > > > > + IN UINT8 MRRS > > > > > > > > > > > > > > > > +) > > > > > > > > > > > > > > > > +{ > > > > > > > > > > > > > > > > + switch (MRRS) { > > > > > > > > > > > > > > > > + case EFI_PCI_CONF_MAX_READ_REQ_SIZE_128B: > > > > > > > > > > > > > > > > + return PCIE_MAX_READ_REQ_SIZE_128B; > > > > > > > > > > > > > > > > + case EFI_PCI_CONF_MAX_READ_REQ_SIZE_256B: > > > > > > > > > > > > > > > > + return PCIE_MAX_READ_REQ_SIZE_256B; > > > > > > > > > > > > > > > > + case EFI_PCI_CONF_MAX_READ_REQ_SIZE_512B: > > > > > > > > > > > > > > > > + return PCIE_MAX_READ_REQ_SIZE_512B; > > > > > > > > > > > > > > > > + case EFI_PCI_CONF_MAX_READ_REQ_SIZE_1024B: > > > > > > > > > > > > > > > > + return PCIE_MAX_READ_REQ_SIZE_1024B; > > > > > > > > > > > > > > > > + case EFI_PCI_CONF_MAX_READ_REQ_SIZE_2048B: > > > > > > > > > > > > > > > > + return PCIE_MAX_READ_REQ_SIZE_2048B; > > > > > > > > > > > > > > > > + case EFI_PCI_CONF_MAX_READ_REQ_SIZE_4096B: > > > > > > > > > > > > > > > > + return PCIE_MAX_READ_REQ_SIZE_4096B; > > > > > > > > > > > > > > > > + default: > > > > > > > > > > > > > > > > + return PCIE_MAX_READ_REQ_SIZE_128B; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > +} > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + Generic routine to setup the PCI features as per its > > > predetermined > > > > > > > > defaults. > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +VOID > > > > > > > > > > > > > > > > +SetupDefaultsDevicePlatformPolicy ( > > > > > > > > > > > > > > > > + IN PCI_IO_DEVICE *PciDevice > > > > > > > > > > > > > > > > + ) > > > > > > > > > > > > > > > > +{ > > > > > > > > > > > > > > > > + PciDevice->SetupMPS =3D > > > EFI_PCI_CONF_MAX_PAYLOAD_SIZE_AUTO; > > > > > > > > > > > > > > > > + PciDevice->SetupMRRS =3D > > > > > EFI_PCI_CONF_MAX_READ_REQ_SIZE_AUTO; > > > > > > > > > > > > > > > > +} > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + Intermediate routine to either get the PCI device speci= fic > > > platform > > > > > > > policies > > > > > > > > > > > > > > > > + through the PCI Platform Protocol, or its alias the PCI= Override > > > > > Protocol. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @param PciIoDevice A pointer to PCI_IO_DEVICE > > > > > > > > > > > > > > > > + @param PciPlatformProtocol A pointer to > > > > > > > > EFI_PCI_PLATFORM_PROTOCOL2 > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @retval EFI_STATUS The direct status from the = PCI Platform > > > > > Protocol > > > > > > > > > > > > > > > > + @retval EFI_SUCCESS if on returning predetermin= ed PCI > > > features > > > > > > > > defaults, > > > > > > > > > > > > > > > > + for the case when protocol = returns as > > > > > EFI_UNSUPPORTED > > > > > > > > > > > > > > > > + to indicate PCI device exis= t and it has no platform > > > > > > > > > > > > > > > > + policy defined. > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +EFI_STATUS > > > > > > > > > > > > > > > > +GetPciDevicePlatformPolicyEx ( > > > > > > > > > > > > > > > > + IN PCI_IO_DEVICE *PciIoDevice, > > > > > > > > > > > > > > > > + IN EFI_PCI_PLATFORM_PROTOCOL2 *PciPlatformProtocol > > > > > > > > > > > > > > > > + ) > > > > > > > > > > > > > > > > +{ > > > > > > > > > > > > > > > > + EFI_PCI_PLATFORM_EXTENDED_POLICY > > > PciPlatformExtendedPolicy; > > > > > > > > > > > > > > > > + EFI_STATUS Status; > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + ZeroMem ( &PciPlatformExtendedPolicy, sizeof > > > > > > > > (EFI_PCI_PLATFORM_EXTENDED_POLICY)); > > > > > > > > > > > > > > > > + Status =3D PciPlatformProtocol->GetDevicePolicy ( > > > > > > > > > > > > > > > > + PciPlatformProtocol, > > > > > > > > > > > > > > > > + PciIoDevice->Handle, > > > > > > > > > > > > > > > > + &PciPlatformExtendedPol= icy > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // platform chipset policies are returned for this PCI = device > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + if (!EFI_ERROR(Status)) { > > > > > > > > > > > > > > > > + PciIoDevice->SetupMPS =3D > > > PciPlatformExtendedPolicy.DeviceCtlMPS; > > > > > > > > > > > > > > > > + PciIoDevice->SetupMRRS =3D > > > > > PciPlatformExtendedPolicy.DeviceCtlMRRS; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // platform chipset policies are not provided for this = PCI device > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + if (EFI_ERROR(Status) =3D=3D EFI_UNSUPPORTED) { > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // let the enumeration happen as per the PCI standard= way > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + SetupDefaultsDevicePlatformPolicy ( PciIoDevice); > > > > > > > > > > > > > > > > + return EFI_SUCCESS; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + return Status; > > > > > > > > > > > > > > > > +} > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + Gets the PCI device-specific platform policy from the P= CI Platform > > > > > > > Protocol. > > > > > > > > > > > > > > > > + If no PCI Platform protocol is published than setup the= PCI feature > > > to > > > > > > > > predetermined > > > > > > > > > > > > > > > > + defaults, in order to align all the PCI devices in the = PCI hierarchy, > > > as > > > > > > > > applicable. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @param PciDevice A pointer to PCI_IO_DEVICE > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @retval EFI_STATUS The direct status from the PCI Pl= atform > > > > > Protocol > > > > > > > > > > > > > > > > + @retval EFI_SUCCESS On return of predetermined PCI fe= atures > > > > > defaults, > > > > > > > > for > > > > > > > > > > > > > > > > + the case when protocol returns as > EFI_UNSUPPORTED > > > to > > > > > > > > > > > > > > > > + indicate PCI device exist and it = has no platform policy > > > > > > > > > > > > > > > > + defined. Also, on returns when no= PCI Platform > > > Protocol > > > > > > > > > > > > > > > > + exist. > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +EFI_STATUS > > > > > > > > > > > > > > > > +GetPciDevicePlatformPolicy ( > > > > > > > > > > > > > > > > + IN PCI_IO_DEVICE *PciDevice > > > > > > > > > > > > > > > > + ) > > > > > > > > > > > > > > > > +{ > > > > > > > > > > > > > > > > + if ( mPciPlatformProtocol2 !=3D NULL) { > > > > > > > > > > > > > > > > + return GetPciDevicePlatformPolicyEx ( PciDevice, > > > > > > > mPciPlatformProtocol2); > > > > > > > > > > > > > > > > + } else if (mPciOverrideProtocol2 !=3D NULL) { > > > > > > > > > > > > > > > > + return GetPciDevicePlatformPolicyEx ( PciDevice, > > > > > > > mPciOverrideProtocol2); > > > > > > > > > > > > > > > > + } else { > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + // new PCI Platform Protocol 2 is not installed; let = the > > > enumeration > > > > > > > > happen > > > > > > > > > > > > > > > > + // as per PCI standard way > > > > > > > > > > > > > > > > + // > > > > > > > > > > > > > > > > + SetupDefaultsDevicePlatformPolicy ( PciDevice); > > > > > > > > > > > > > > > > + return EFI_SUCCESS; > > > > > > > > > > > > > > > > + } > > > > > > > > > > > > > > > > +} > > > > > > > > > > > > > > > > diff --git > > > a/MdeModulePkg/Bus/Pci/PciBusDxe/PciPlatformSupport.h > > > > > > > > b/MdeModulePkg/Bus/Pci/PciBusDxe/PciPlatformSupport.h > > > > > > > > new file mode 100644 > > > > > > > > index 0000000000..d54e46b950 > > > > > > > > --- /dev/null > > > > > > > > +++ b/MdeModulePkg/Bus/Pci/PciBusDxe/PciPlatformSupport.h > > > > > > > > @@ -0,0 +1,193 @@ > > > > > > > > +/** @file > > > > > > > > > > > > > > > > + This file encapsulate the usage of PCI Platform Protoco= l > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + This file define the necessary hooks used to obtain the= platform > > > > > > > > > > > > > > > > + level data and policies which could be used in the PCI > > > Enumeration > > > > > > > phases > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +Copyright (c) 2019, Intel Corporation. All rights reserve= d.
> > > > > > > > > > > > > > > > +SPDX-License-Identifier: BSD-2-Clause-Patent > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +#ifndef _EFI_PCI_PLATFORM_SUPPORT_H_ > > > > > > > > > > > > > > > > +#define _EFI_PCI_PLATFORM_SUPPORT_H_ > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +#include "PciBus.h" > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + This function retrieves the PCI Platform Protocol publi= shed by > > > > > platform > > > > > > > > driver > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +VOID > > > > > > > > > > > > > > > > +GetPciPlatformProtocol ( > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + This function indicates the presence of PCI Platform dr= iver > > > > > > > > > > > > > > > > + @retval TRUE or FALSE > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +BOOLEAN > > > > > > > > > > > > > > > > +CheckPciPlatformProtocolInstall ( > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + Provides the hooks from the PCI bus driver to every PCI= controller > > > > > > > > (device/function) at various > > > > > > > > > > > > > > > > + stages of the PCI enumeration process that allow the ho= st bridge > > > > > driver > > > > > > > to > > > > > > > > preinitialize individual > > > > > > > > > > > > > > > > + PCI controllers before enumeration. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + This function is called during the PCI enumeration proc= ess. No > > > specific > > > > > > > > action is expected from this > > > > > > > > > > > > > > > > + member function. It allows the host bridge driver to pr= einitialize > > > > > > > individual > > > > > > > > PCI controllers before > > > > > > > > > > > > > > > > + enumeration. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @param[in] HostBridgeHandle The associated PCI host= bridge > > > > > handle. > > > > > > > > > > > > > > > > + @param[in] RootBridgeHandle The associated PCI root= bridge > > > > > handle. > > > > > > > > > > > > > > > > + @param[in] RootBridgePciAddress The address of the PCI = device > > > on > > > > > the > > > > > > > > PCI bus. > > > > > > > > > > > > > > > > + @param[in] Phase The phase of the PCI controll= er > > > enumeration. > > > > > > > > > > > > > > > > + @param[in] ExecPhase Defines the execution phase o= f the PCI > > > > > chipset > > > > > > > > driver. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @retval Status returns the status from the P= CI Platform > > > > > protocol as > > > > > > > is > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +EFI_STATUS > > > > > > > > > > > > > > > > +PciPlatformPreprocessController ( > > > > > > > > > > > > > > > > + IN EFI_HANDLE HostBr= idgeHandle, > > > > > > > > > > > > > > > > + IN EFI_HANDLE RootBr= idgeHandle, > > > > > > > > > > > > > > > > + IN EFI_PCI_ROOT_BRIDGE_IO_PROTOCOL_PCI_ADDRESS > > > > > > > > RootBridgePciAddress, > > > > > > > > > > > > > > > > + IN EFI_PCI_CONTROLLER_RESOURCE_ALLOCATION_PHASE > > > Phase, > > > > > > > > > > > > > > > > + IN EFI_PCI_EXECUTION_PHASE ExecPh= ase > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + This function notifies the PCI Platform driver about th= e PCI host > > > > > bridge > > > > > > > > resource > > > > > > > > > > > > > > > > + allocation phase and PCI execution phase. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @param[in] HostBridge The handle of the host bridg= e > > > controller. > > > > > > > > > > > > > > > > + @param[in] Phase The phase of the PCI bus enu= meration. > > > > > > > > > > > > > > > > + @param[in] ExecPhase Defines the execution phase = of the PCI > > > > > > > chipset > > > > > > > > driver. > > > > > > > > > > > > > > > > + @retval Status returns the status from the= PCI Platform > > > > > protocol > > > > > > > as > > > > > > > > is > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +EFI_STATUS > > > > > > > > > > > > > > > > +PciPlatformNotifyPhase ( > > > > > > > > > > > > > > > > + IN EFI_HANDLE Hos= tBridgeHandle, > > > > > > > > > > > > > > > > + IN EFI_PCI_HOST_BRIDGE_RESOURCE_ALLOCATION_PHASE > > > Phase, > > > > > > > > > > > > > > > > + IN EFI_PCI_EXECUTION_PHASE Exe= cPhase > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + This function retrieves the PCI platform policy. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @param PciPolicy pointer to the legacy > > > > > EFI_PCI_PLATFORM_POLICY > > > > > > > > > > > > > > > > + @retval Status returns the status from the PCI P= latform > > > protocol > > > > > as is > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +EFI_STATUS > > > > > > > > > > > > > > > > +PciGetPlatformPolicy ( > > > > > > > > > > > > > > > > + OUT EFI_PCI_PLATFORM_POLICY *PciPolicy > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + This function retrieves the Option ROM image and size f= rom the > > > > > Platform. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + It uses the PCI_IO_DEVICE internal fields are used to s= tore > > > OpROM > > > > > > > > image/size > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @param Controller An EFI handle for the PCI bus con= troller. > > > > > > > > > > > > > > > > + @param PciIoDevice A PCI_IO_DEVICE pointer to the PC= I IO > > > device > > > > > to > > > > > > > be > > > > > > > > registered. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @retval EFI_SUCCESS The option ROM was avail= able for > this > > > > > device > > > > > > > > and loaded into memory. > > > > > > > > > > > > > > > > + @retval EFI_NOT_FOUND No option ROM was availa= ble for > > > this > > > > > > > device. > > > > > > > > > > > > > > > > + @retval EFI_OUT_OF_RESOURCES No memory was available = to > > > load > > > > > the > > > > > > > > option ROM. > > > > > > > > > > > > > > > > + @retval EFI_DEVICE_ERROR An error occurred in obt= aining > the > > > > > option > > > > > > > > ROM. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +EFI_STATUS > > > > > > > > > > > > > > > > +GetPlatformPciOptionRom ( > > > > > > > > > > > > > > > > + IN EFI_HANDLE Controller, > > > > > > > > > > > > > > > > + IN PCI_IO_DEVICE *PciIoDevice > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + Gets the PCI device-specific platform policy from the P= CI Platform > > > > > > > Protocol. > > > > > > > > > > > > > > > > + If no PCI Platform protocol is published than setup the= PCI feature > > > to > > > > > > > > predetermined > > > > > > > > > > > > > > > > + defaults, in order to align all the PCI devices in the = PCI hierarchy, > > > as > > > > > > > > applicable. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @param PciDevice A pointer to PCI_IO_DEVICE > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @retval EFI_STATUS The direct status from the PCI Pl= atform > > > > > Protocol > > > > > > > > > > > > > > > > + @retval EFI_SUCCESS On return of predetermined PCI fe= atures > > > > > defaults, > > > > > > > > for > > > > > > > > > > > > > > > > + the case when protocol returns as > EFI_UNSUPPORTED > > > to > > > > > > > > > > > > > > > > + indicate PCI device exist and it = has no platform policy > > > > > > > > > > > > > > > > + defined. Also, on returns when no= PCI Platform > > > Protocol > > > > > > > > > > > > > > > > + exist. > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +EFI_STATUS > > > > > > > > > > > > > > > > +GetPciDevicePlatformPolicy ( > > > > > > > > > > > > > > > > + IN PCI_IO_DEVICE *PciDevice > > > > > > > > > > > > > > > > + ); > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + Helper routine to indicate whether the given PCI device= specific > > > > > policy > > > > > > > > value > > > > > > > > > > > > > > > > + dictates to override the Max_Payload_Size to a particul= ar value, > > > or > > > > > set as > > > > > > > > per > > > > > > > > > > > > > > > > + device capability. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @param MPS Input device-specific policy should be = in terms of > > > > > type > > > > > > > > > > > > > > > > + EFI_PCI_CONF_MAX_PAYLOAD_SIZE > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @retval TRUE Setup Max_Payload_Size as per device ca= pability > > > > > > > > > > > > > > > > + FALSE override as per device-specific platfor= m policy > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +BOOLEAN > > > > > > > > > > > > > > > > +SetupMpsAsPerDeviceCapability ( > > > > > > > > > > > > > > > > + IN UINT8 MPS > > > > > > > > > > > > > > > > +); > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + Helper routine to indicate whether the given PCI device= specific > > > > > policy > > > > > > > > value > > > > > > > > > > > > > > > > + dictates to override the Max_Read_Req_Size to a particu= lar > value, > > > or > > > > > set > > > > > > > as > > > > > > > > per > > > > > > > > > > > > > > > > + device capability. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @param MRRS Input device-specific policy should be = in terms > > > of > > > > > type > > > > > > > > > > > > > > > > + EFI_PCI_CONF_MAX_READ_REQ_SIZE > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @retval TRUE Setup Max_Read_Req_Size as per device > > > capability > > > > > > > > > > > > > > > > + FALSE override as per device-specific platfor= m policy > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +BOOLEAN > > > > > > > > > > > > > > > > +SetupMrrsAsPerDeviceCapability ( > > > > > > > > > > > > > > > > + IN UINT8 MRRS > > > > > > > > > > > > > > > > +); > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + Routine to translate the given device-specific platform= policy > from > > > > > type > > > > > > > > > > > > > > > > + EFI_PCI_CONF_MAX_PAYLOAD_SIZE to HW-specific value, as = per > > > PCI > > > > > > > Base > > > > > > > > Specification > > > > > > > > > > > > > > > > + Revision 4.0; for the PCI feature Max_Payload_Size. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @param MPS Input device-specific policy should be = in terms of > > > > > type > > > > > > > > > > > > > > > > + EFI_PCI_CONF_MAX_PAYLOAD_SIZE > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @retval Range values for the Max_Payload_Size a= s defined in > > > the > > > > > > > PCI > > > > > > > > > > > > > > > > + Base Specification 4.0 > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +UINT8 > > > > > > > > > > > > > > > > +TranslateMpsSetupValueToPci ( > > > > > > > > > > > > > > > > + IN UINT8 MPS > > > > > > > > > > > > > > > > +); > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > +/** > > > > > > > > > > > > > > > > + Routine to translate the given device-specific platform= policy > from > > > > > type > > > > > > > > > > > > > > > > + EFI_PCI_CONF_MAX_READ_REQ_SIZE to HW-specific value, as > > > per > > > > > PCI > > > > > > > > Base Specification > > > > > > > > > > > > > > > > + Revision 4.0; for the PCI feature Max_Read_Req_Size. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @param MRRS Input device-specific policy should be = in terms > > > of > > > > > type > > > > > > > > > > > > > > > > + EFI_PCI_CONF_MAX_READ_REQ_SIZE > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > + @retval Range values for the Max_Read_Req_Size = as defined > > > in > > > > > the > > > > > > > > PCI > > > > > > > > > > > > > > > > + Base Specification 4.0 > > > > > > > > > > > > > > > > +**/ > > > > > > > > > > > > > > > > +UINT8 > > > > > > > > > > > > > > > > +TranslateMrrsSetupValueToPci ( > > > > > > > > > > > > > > > > + IN UINT8 MRRS > > > > > > > > > > > > > > > > +); > > > > > > > > > > > > > > > > +#endif > > > > > > > > > > > > > > > > diff --git > > > a/MdeModulePkg/Bus/Pci/PciBusDxe/PciResourceSupport.c > > > > > > > > b/MdeModulePkg/Bus/Pci/PciBusDxe/PciResourceSupport.c > > > > > > > > index 4969ee0f64..755423f77b 100644 > > > > > > > > --- a/MdeModulePkg/Bus/Pci/PciBusDxe/PciResourceSupport.c > > > > > > > > +++ b/MdeModulePkg/Bus/Pci/PciBusDxe/PciResourceSupport.c > > > > > > > > @@ -198,20 +198,7 @@ CalculateApertureIo16 ( > > > > > > > > // > > > > > > > > > > > > > > > > Status =3D EFI_NOT_FOUND; > > > > > > > > > > > > > > > > PciPolicy =3D 0; > > > > > > > > > > > > > > > > - if (gPciPlatformProtocol !=3D NULL) { > > > > > > > > > > > > > > > > - Status =3D gPciPlatformProtocol->GetPlatformPolicy = ( > > > > > > > > > > > > > > > > - gPciPlatformProtoc= ol, > > > > > > > > > > > > > > > > - &PciPolicy > > > > > > > > > > > > > > > > - ); > > > > > > > > > > > > > > > > - } > > > > > > > > > > > > > > > > - > > > > > > > > > > > > > > > > - if (EFI_ERROR (Status) && gPciOverrideProtocol !=3D N= ULL) { > > > > > > > > > > > > > > > > - Status =3D gPciOverrideProtocol->GetPlatformPolicy = ( > > > > > > > > > > > > > > > > - gPciOverrideProtoc= ol, > > > > > > > > > > > > > > > > - &PciPolicy > > > > > > > > > > > > > > > > - ); > > > > > > > > > > > > > > > > - } > > > > > > > > > > > > > > > > - > > > > > > > > > > > > > > > > + Status =3D PciGetPlatformPolicy ( &PciPolicy); > > > > > > > > > > > > > > > > if (!EFI_ERROR (Status)) { > > > > > > > > > > > > > > > > if ((PciPolicy & EFI_RESERVE_ISA_IO_ALIAS) !=3D 0) = { > > > > > > > > > > > > > > > > mReserveIsaAliases =3D TRUE; > > > > > > > > > > > > > > > > diff --git a/MdeModulePkg/MdeModulePkg.dec > > > > > > > > b/MdeModulePkg/MdeModulePkg.dec > > > > > > > > index 17beb45235..7bcbe5a3ea 100644 > > > > > > > > --- a/MdeModulePkg/MdeModulePkg.dec > > > > > > > > +++ b/MdeModulePkg/MdeModulePkg.dec > > > > > > > > @@ -1026,6 +1026,16 @@ > > > > > > > > # @Prompt Enable UEFI Stack Guard. > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > gEfiMdeModulePkgTokenSpaceGuid.PcdCpuStackGuard|FALSE|BOOLEAN|0 > > > > > > > > x30001055 > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > > + ## This PCD is to indicate the PCI Bus driver to setup = other new > > > PCI > > > > > > > > features. > > > > > > > > > > > > > > > > + # Each PCI feature is represented by its mask bit posi= tion and it > > > > > > > configures > > > > > > > > > > > > > > > > + # if that bit is set. > > > > > > > > > > > > > > > > + # > > > > > > > > > > > > > > > > + # Bit 0 - if set, the PCI Bus driver programs the dev= ice's > > > > > > > > Max_Payload_Size.
> > > > > > > > > > > > > > > > + # Bit 1 - if set, the PCI Bus driver programs the dev= ice's > > > > > > > > Max_Read_Req_Size.
> > > > > > > > > > > > > > > > + # Bit 2 to 31 - Reserved for future use by the PCI Bu= s driver.
> > > > > > > > > > > > > > > > + # @Prompt The UEFI PCU Bus driver enables the new set o= f other > > > PCI > > > > > > > > Features. > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > > > > > > > > gEfiMdeModulePkgTokenSpaceGuid.PcdOtherPciFeatures|0x00000003|UIN > > > > > > > > T32|0x30001056 > > > > > > > > > > > > > > > > + > > > > > > > > > > > > > > > > [PcdsFixedAtBuild, PcdsPatchableInModule] > > > > > > > > > > > > > > > > ## Dynamic type PCD can be registered callback function= for Pcd > > > > > setting > > > > > > > > action. > > > > > > > > > > > > > > > > # PcdMaxPeiPcdCallBackNumberPerPcdEntry indicates the > > > maximum > > > > > > > > number of callback function > > > > > > > > > > > > > > > > -- > > > > > > > > 2.21.0.windows.1 >=20 >=20 >=20